- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第12章 数模与模数转换
第12章 数/模与模/数转换 D/A(数/模)转换: 把数字量转换为模拟量 A/D(模/数)转换: 将模拟量转换成数字量 12.1 D/A转换 D/A转换原理 T型解码网络结构 8位数字量→模拟量T型解码网络示意图中: VREF: 参考电压,内阻为0; 求和元件:是运算放大器, 内阻为0; S7, S6, …, S0: 8个电子开关,它们受控于待转换的各位二进制代码。设待转换的数字量数列为: N=D7D6D5D4D3D2D1D0 (D7为最高位) S7受控于D7位,S6受控于D6位, …, S0受控于D0位; Di=1, Si与VREF接通; Di=0, Si与地接通。(i=0, 1, …, 7) 解码网络相邻两节点之间的电阻=R, 但节点7与求和元件之间,节点0与地之间的电阻=2R, 各支路电阻=2R 无论电子开关倒向哪一方,从任一节点向左,向右看去(不包括支路电阻本身)的等效电阻都等于2R 转换原理 若只有一个开关接 VREF, 其它开关都接地,则接通VREF的支路,其支路电流恒为: I = VREF/3R 但各支路电流向求和元件提供的总电流分量却不同; 当S7接 VREF,其它开关接地,S7支路提供的总电流分量=I/2 当S6接 VREF,其它开关接地,S6支路提供的总电流分量=I/4 当S5接 VREF,其它开关接地,S5支路提供的总电流分量=I/8 , ? ; 当S0接 VREF,其它开关接地,S0支路提供的总电流分量=I/256 当8位数字量=0~255变化时,各支路产生的总电流分量之和就是流向求和元件的总电流: 总电流=D7?I ? 2-1+D6 ? I ?2-2+?+ D0 ?I ? 2-8 =I ?2-8 (D7 ? 27+D6 ? 26 +?+ D0 ? 20) = N ? 2-8 ? (VREF/3R) VREF/3R是固定值,总电流只与输入的二进制数N有关。通过解码网络后,得到了一个与输入的数字量成比例的电流。 D/A转换器的主要参数 分辨率:指D/A转换器能够转换的二进制的位数。 例如:8位D/A转换器,转换后的电压满程量为5V,其最小分辨电压 =5V/256=20mV。 10位D/A转换器,对同样的转换电压,它能分辨的最小电压=5V/1024=5mV 转换时间:指数字输入到完成转换,输出达到最终的稳定值所需的时间。 电流型D/A转换器的转换时间在几 ns ~ 几百μs之间。电压型的D/A转换器转换较慢。 转换精度:指D/A转换器实际输出电压与理论值之间的误差。一般采用数字量的最低有效位作为衡量单位,例如:+1/1LSB。如果分辨率为8位,其精度是:+1/512。 线性度:当数字量变化时,D/A转换器输出模拟量按比例关系变化的程度。 D/A转换器的输入输出特性 输入缓冲能力 输入数据的宽度 电流型还是电压型 输入的码制 是单极性输出还是双极性输出 DAC0832简介 引脚与内部结构 结构 DAC0832是8位的D/A转换芯片 内部有两极输入缓冲寄存器和一个T型解码网络 电流输出型芯片 外部引脚 DI7~DI0: 8位数字量输入数据线。 CS: 片选信号输入端。 ILE: 输入锁存允许信号。 WR1, WR2: 写信号1和写信号2。 XFER:传送控制信号。 IOUT1: 模拟电流输出端1,当输入数据为全1时,输出电流最大;当输入数据为全0时,输出电流为0。 IOUT2:模拟电流输出端2,有以下关系: IOUT1+IOUT2=常量 RFB:内部反馈电阻引出端,外部的运算放大器的输出端可直接接到该端上。 VREF:外接参考电压, 电压范围: -10V ~ +10V。 VCC:芯片工作电压, 电压范围: +5V ~ +15V。 AGND:模拟信号地。 DGND:数字信号地。 工作方式 双缓冲方式: 接线方法: ILE 固定接+5V; CPU的IOW信号复连到WR1和WR2端; 用CS作为输入缓冲器的“片选”信号;XFER作为DAC寄存器的“片选”信号,它们分别接到两个I/O口地址译码输出。 数据写入时要分两次进行: 第一次输入待转换的数字量; 第二次写操作只是一次“虚拟写操作”,写的内容无关紧要,目的是启动DAC寄存器的锁存功能。 双缓冲方式的优点是在D/A转换的同时,可接收下一个待转换的数据。 单缓冲方式 接线方法: WR2, XFER接地(数字信号地),使DAC寄存器处于直通状态; ILE接+5V; WR1接CPU的IOW; CS接I/O口地址译码器
您可能关注的文档
最近下载
- 《医疗和疾控机构后勤安全生产工作管理指南(2023年版)》——医用气体安全管理指南实践分享.pdf VIP
- 温州育英国际实验学校初一招生试卷语文试卷.docx VIP
- 建筑工程资料承包合同.docx VIP
- 房地产公司资金平衡表(深度好表).xlsx VIP
- 新解读《HJ 1285-2023屠宰及肉类加工业污染防治可行技术指南》最新解读.docx VIP
- 离心式冷水机组调试方案.pdf VIP
- 2024人教版小学三年级劳动技术上册第一单元:纸工大单元整体教学设计.docx
- 范例9:悬挑式脚手架专项施工方案.pdf VIP
- HSK(四级)词汇整理.pdf VIP
- 1994年全国高中化学竞赛试题.pdf VIP
文档评论(0)