第二章AT89S52单片机的基本结构.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二章AT89S52单片机的基本结构

第2章 AT89S52单片机的基本结构 AT89S52是一种低功耗、高性能CMOS8位微控制器,具有8K 在系统可编程Flash 存储器。使用Atmel 公司高密度非易失性存储器技术制造,与工业80C51 产品指令和引脚完全兼容。片上Flash允许程序存储器在系统可编程,亦适于常规编程器。在单芯片上,拥有灵巧的8 位CPU 和在系统可编程Flash,使得AT89S52为众多嵌入式控制应用系统提供高灵活、超有效的解决方案。 第2章 AT89S52单片机的基本结构 2.1 AT89S52单片机的主要特性 与MCS-51单片机产品兼容 8位字长的CPU 8K字节在系统可编程Flash存储器 1000次擦写周期 全静态操作:0Hz~33Hz 三级加密程序存储器 32个可编程I/O口线 三个16位定时器/计数器 第2章 AT89S52单片机的基本结构 2.1 AT89S52单片机的主要特性 八个中断源、6个中断矢量、2级优先权中断系统 全双工UART串行通道 低功耗空闲和掉电模式 掉电后中断可唤醒 1个看门狗定时器WDT 双数据指针DPTR0和DPTR1 掉电标识符POF 256B的片内RAM 2.2 AT89S52单片机的CPU 一、运算器 功能:算术运算、位处理、数据传送 1)算术/逻辑运算单元ALU 2)TMP1和TMP2 作为ALU的输入,暂时存放参加运算的数据 3)累加器ACC 4)寄存器B 乘法和除法指令使用 5)程序状态字寄存器PSW 5)程序状态字寄存器PSW Cy:高位进位标志,若运算结果有进位或借位,Cy=1;否则Cy=0。 AC:辅助进位标志,低4位向高4位产生进、借位,AC=1;否则AC=0。 F0:用户标志位。 RS1、RS0:工作寄存器组选择位。(00-1FH) OV:溢出标志位。有符号数运算是否产生溢出,硬件自动置位。 -:保留位。 P:奇偶校验标志位。1的个数为偶数,则P=0,否则P=1。硬件自动置位。 位地址 D7H D6H D5H D4H D3H D2H D1H D0H PSW Cy AC F0 RS1 RS0 OV - P 二、控制器 功能:控制读取指令,识别指令 1)程序计数器PC 16位计数器,存放下一条将要执行指令的地址,寻址范围为0000H-FFFFH。 2)指令寄存器IR 存放指令代码的专用寄存器 3)指令译码器ID 4)堆栈指针SP 栈顶指针,先进后出 5)双数据指针寄存器DPTR0和DPTR1 16位数据指针寄存器 2.3 存储器和I/O接口电路 1)存储器 配置8KB(0000H-1FFFH)Flash程序存储器和256B RAM,片外和片内可扩展64KB。 2)I/O接口电路 4个并行IO口P0-P3,具有锁存和驱动,输入提供三态控制 2.4 封装和引脚功能 有PDIP、TQFP和PLCC 3种封装 2.4 封装和引脚功能 有PDIP、TQFP和PLCC 3种封装 一、多功能I/O口 P0 口:P0口是一个8位漏极开路的双向I/O口。作为输出口,每位能驱动8个TTL逻辑电平。对P0端口写“1”时,引脚用作高阻抗输入。当访问外部程序和数据存储器时,P0口也被作为低8位地址/数据复用。在这种模式下,P0具有内部上拉电阻。在 flash编程时,P0口也用来接收指令字节;在程序校验时,输出指令字节。程序校验时,需要外部上拉电阻。 P1 口:P1 口是一个具有内部上拉电阻的8 位双向I/O 口,p1 输出缓冲器能驱动4 个TTL 逻辑电平。对P1 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(IIL)。此外,P1.0和P1.2分别作定时器/计数器2的外部计数输入(P1.0/T2)和时器/计数器2的触发输入(P1.1/T2EX),具体如下表所示。在flash编程和校验时,P1口接收低8位地址字节。 一、多功能I/O口 P2 口:P2 口是一个具有内部上拉电阻的8 位双向I/O 口,P2 输出缓冲器能驱动4 个TTL 逻辑电平。对P2 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(IIL)。在访问外部程序存储器或用16位地址读取外部数据存储器(例如执行MOVX @DPTR)时,P2 口送出高八位地址。在这种应用中,P2 口使用很强的内部上拉发送1。在使用8位地址(如MOVX @RI)访问外部数据存储器时,P2口输出P2锁存器的内容。在flash编程和校验时,P2口也接收高8位地址字节和

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档