- 1、本文档共50页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
二、组合逻辑电路的制作.ppt
学习情境八 组合逻辑电路的制作 本情境主要内容 组合逻辑电路基础知识 常用组合逻辑电路的分析 组合逻辑电路的分析与设计实验 数码显示电路原理分析 数码显示电路的制作与测试 组合逻辑电路基础知识 本次课主要内容 2. 译码器 2.2.3 常用集成组合逻辑电路 (1).二进制译码器: 设计一个 2线—4线译码器 参见教材P.47 ②、列表达式 Y0=A1A0 Y1=A1A0 Y2=A1A0 Y3=A1A0 ③、画逻辑电路图 解:①、列真值表 设输入量A1、A0,输出量为Y0、Y1、Y2 、Y3,且与输入量00、01、10、11一一对 应,有输出时为1,即高电平有效。 做成集成电路 16 15 14 13 12 11 10 9 74LS139 1 2 3 4 5 6 7 8 VCC 2G 2A 2B 2Y0 GND 2Y1 2Y2 2Y3 1A 1B 1Y1 1Y2 1Y3 1Y0 1G 控制端低电平有效,即1G=0或2G=0时,译码器工作。 74LS138除了3线到8线的基本译码输入输出端外,为便于扩展成更多位的译码电路 和实现数据分配功能,74LS138还有三个输入使能端 、 和 。 2. 译码器 2.2.3 常用集成组合逻辑电路 (1).二进制译码器: 集成3线—8线译码器74LS138 参见教材P.48 表2.5.4 译码器74LS138真值表 图2.5.5 (a)国内符号 (b)引脚图 只有在所有使能端都为有效电平( =100 )时74LS138才对 输入进行译码,相应输出端为低电平, 即输出信号为低电平有效。 · · 解:①、列真值表 ②、列表达式 Y0= A3A2A1A0 Y1= A3A2A1A0 Y2= A3A2A1A0 Y9= A3A2A1A0 注意: 1、低电平有效; 2、伪码输出全为高电平; 3、输出的十个数码可直接通过辉 光数码管显示。 (2).二—十进制译码器: 设计一个将二—十进制BCD码译成十进制数信号的逻辑电路 2. 译码器 2.2.3 常用集成组合逻辑电路 Y 0 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 Y 8 Y 9 1 1 1 1 1 1 1 1 A 1 A 2 A 3 A 0 ③、画逻辑图 Y0= A3A2A1A0 Y1= A3A2A1A0 Y2= A3A2A1A0 Y9= A3A2A1A0 (2).二—十进制译码器74LS42 : 2. 译码器 2.2.3 常用集成组合逻辑电路 16 15 14 13 12 11 10 9 74LS42 1 2 3 4 5 6 7 8 V CC A 0 A 1 A 2 A 3 Y 9 Y 8 Y 7 Y 0 Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 GND (3).显示译码器 : 参见教材P.35 2. 译码器 2.2.3 常用集成组合逻辑电路 二—十进制编码 显示译码器 显示器件 BCD 8421 字段码 十进制数 Ⅰ.七段字符显示器 分段式数码显示器 由多条能各自独立发光的线段按一定方式组合而成。 a b c d e f g a g b c d e f 七段显示器 * * ● 组合逻辑电路概念 ● 组合逻辑电路的分析方法 ● 组合逻辑电路的设计方法 1. 组合逻辑电路概念 组成: 2.2.1 组合逻辑电路简介 定义: 输出仅与当时的输入有关,而与过去的输入无关的电路 (无记忆功能) ⑴、输入信号可有1个或n个, 输出信号可有1个或m个, 仅存在输入至输出的通路,无负反馈回路。 ⑵、Y只是该时刻X的函数,与之前的状态无关 ⑶、门电路是组成组合逻辑电路的基本单元。 2.2.1 组合逻辑电路简介 2. 组合逻辑电路的特点 2.2.1 组合逻辑电路简介 2. 组合逻辑电路的分类 (1). 按输
文档评论(0)