集成电路版图设计基础第3章:数字IC版图精选.pptVIP

集成电路版图设计基础第3章:数字IC版图精选.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成电路版图设计基础第3章:数字IC版图精选

school of phye basics of ic layout design * 版图设计过程 - 实例 a layout example of digital ic school of phye basics of ic layout design * THE END OF CHAPTER THREE THANK YOU !! * * school of phye basics of ic layout design * 设计输入:HDL – Verilog HDL代码的基本结构 设计过程 - 验证电路逻辑 例:上升沿D触发器的描述及对应电路 mudule dff_pos(data,clk,q); input data,clk; output q; reg q; always @(posedge clk) q = data; endmodule 模块定义行 端口类型说明 数据类型说明 描述体 结束行 school of phye basics of ic layout design * 设计输入:HDL – Verilog HDL代码的基本结构 设计过程 - 验证电路逻辑 模块描述 模块定义行 端口类型说明 数据类型说明 描述体 结束行 过程块1 过程块2 …. 过程语句(initial/always) 块语句(begin-end/fork-join) 过程语句: 一个模块内可以包含任意多个initial和always语句,且并行执行。 initial语句只执行一次,在模拟开始时执行,执行结束则模拟终止。 always语句可由电平敏感事件控制、边沿触发事件控制或者二者的组合。 school of phye basics of ic layout design * 设计输入:HDL – Verilog HDL代码的基本结构 设计过程 - 验证电路逻辑 块语句: 顺序语句块:begin-end 并行语句块:fork-join begin #2 data=1; #3 data=0; #4 data=1; end fork #2 data=1; #3 data=0; #4 data=1; join 0 2 5 9 0 2 3 4 school of phye basics of ic layout design * 设计输入:HDL – Verilog HDL always语句、“assign 语句”和“元件的实例调用,如and2 aa ( q, a, b);”是Verilog 模块中三种可以生成逻辑电路的语句。 如果信号变量是在过程块 (initial块 或 always块)中被赋值的,必须把它声明为寄存器reg类型变量。在always块的reg变量并不一定生成触发器,如“always @(b) out1 = ~b;”只是生成了一个反相器的组合逻辑。 有些Verilog硬件描述语言是不可综合的,仅仅是用于仿真验证测试的行为语言;有些不好的编码风格会导致在综合时产生不希望的逻辑,有的甚至会引起功能的紊乱。所以养成好的编码习惯是有必要的,因为这些好的编码习惯能够规避一些可能在综合以及后端的版图方面出现的不必要的麻烦。 设计过程 - 验证电路逻辑 school of phye basics of ic layout design * 设计输入:Verilog HDL实例 module count4(out,reset,clk); output[3:0] out; input reset,clk; reg[3:0] out; always @(posedge clk) begin if (reset) out=0; else out=out+1; end endmodule 设计过程

文档评论(0)

bodkd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档