- 146
- 0
- 约1.56千字
- 约 13页
- 2018-05-09 发布于天津
- 举报
二进制译码器的输出
实验二 中规模组合逻辑芯片的应用及组合逻辑设计 2、实验元器件 (1)74LS20 —— 4输入2与非门 二进制译码器输出项——与非关系 (4)可以用多个与非门对同一个二进制译码器输出进行不同的组合实现多输出组合逻辑函数,如 4、数据选择器设计单个输出逻辑电路的基本原理 一、实验目的 二、实验设备及用具 4、74LS 20、74LS138、74LS153各1片连接导线若干。 1、掌握组合逻辑电路的设计与测试方法; 2、掌握MSI二进制译码器、数据选择器的逻辑功能及使用方法; 3、学习并掌握用二进制译码器及数据选择器进行逻辑设计的方法; 1、数字逻辑实验箱 一台; 2、双踪示波器 一台; 3、万用表 一只; 三、实验的基本原理 1、组合逻辑电路设计的基本步骤 (1)根据设计任务的要求,列出真值表; (2)用代数式或卡诺图求出最简的逻辑表达式; (3)根据提供的器件类型变换逻辑表达式,画出逻辑电路图; (4)用提供的器件构成电路,并用实验来验证设计的正确性。 (2)74LS138 ——3-8译码器 (3)74LS153 —— 4选1数据选择器 (2)二进制译码器的输出: 3、二进制译码器设计组合逻辑电路的基本原理 最小项取反(译码器输出0有效) (1)逻辑函数标准形式:最小项之和 (3)逻
原创力文档

文档评论(0)