- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电路仿真与PCB设计机考分析报告
第一大题:
1、
放大电路的静态工作点随着温度的变化会产生漂移,会使静态工作点不稳定。试题是用PSpice来分析温度对集电极电流的影响。采用直流扫描分析在温度为-30度~50度之间,IC(Q1)的变化情况。直流扫描分析设置如下图:
运行“PSpice/Run”菜单命令,在出现的Probe窗口中执行“Trace/Add Trace”菜单命令,在弹出的Add Traces对话框中选择IC(Q1),单击“OK”按钮,得到的仿真输出结果如下图所示:
综合分析结果,静态工作点电流IC(Q1)随温度的升高而升高,但是在-30度~50度之间只升高了1.227mA,电路可以看作基本稳定的。稳定的原因是由于Rf的负反馈作用,温度升高使IC(Q1)增大,而IC(Q1)由于是Is提供的,Is是稳定的电流源,所以Ib由于IC(Q1)的增大而减小,Ib的减小又导致IC(Q1)的减小。
通过改变反馈电阻Rf的阻值,分析IC(Q1)在温度-30度~50度范围时的变化情况。把Rf设置为全程变量,让Rf从5k变化到50k,变化间隔为5k。设置方法为:把Rf值改为{Rf},再从元件库中取出PARAM元件放在电路图的空白处。选中PARAMETERS符号,双击,在弹出的对话框中单击“New”按钮,在弹出的“Add New Property”对话框中输入Rf,如下图所示:
并输入其基准值10k,然后点击“Display”按钮将Rf显示属性设置为Name and value,即完成了Rf的设置。
直流扫描的设置如上小题一致,加入了全程变量Rf后要进行Parametric Sweep的设置,如下图所示:
用“File/Save”菜单命令存档后,运行“PSpice/Run”菜单命令,在出现的对话框中单击“All”按钮,点击“OK”按钮,即表示这10条曲线都将显示在Probe界面下。得到输出结果如下图所示:
图中从上至下依次为Rf为5k、10k、15k、20k、25k、30k、35k、40k、45k、50k时,IC(Q1)在温度范围为-30度~50度内的变化情况。
Rf 5k 10k 15k 20k 25k 30k 35k 40k 45k 50k IC(Q1)
Min/mA 20.369 18.915 17.699 16.626 15.695 14.872 14.137 13.475 12.875 12.328 IC(Q1)
Max/mA 21.208 20.142 19.227 18.385 17.622 16.918 16.283 15.699 15.158 14.656 Max-Min
/mA 0.839 1.227 1.528 1.759 1.927 2.046 2.146 2.224 2.283 2.328 分析仿真结果,整理如下表所示:
可以看出随着反馈电阻Rf的增大,IC(Q1)在温度变化范围为-30度~50度之间时的改变量越来越大,即电路的不稳定性增大了。由此猜测Rf过大,其负反馈性能就差了,所以考虑到电路在温度变化时的工作稳定性,Rf不宜过大。
第二大题:
画图过程中遇到的第一个问题就是在现存的库中找不到U1和U2,后来才发现必须是自己创建新元件,即下图中的LT1468是创建的新元件,其封装引脚为DIP8。
还有就是元件的引脚与元件连接的问题,像图中就没完全连接上,事后才注意到的,而在设计时却容易被忽略掉。在设计新元件U1和U2时,忘记在“Properties”对话框中输入引脚名称和引脚编号也是经常发生。
经过设计规则检查后,生成网络表文件。然后再新建PCB文件,在PCB文件中加载网络表时发现有“Footprint not found in Library”的问题,必须回到Library/PCB/Generic Footprint中加载常用的元件库,比如说Advpcb.ddb、DC to DC.ddb、General IC.ddb,即:
原理图中的元件封装如下表所示:
ObjectKind Path Description Designator FootPrint
Part Sheet1.Sch Potentiometer R5 VR4
Part Sheet1.Sch * R2 AXIAL0.4
Part Sheet1.Sch * R4 AXIAL0.4
Part Sheet1.Sch * R3 AXIAL0.4
Part Sheet1.Sch *
您可能关注的文档
最近下载
- 1425调剂学(本)-国家开放大学2021年1月至2022年1月期末考试真题及答案(202101-202201三套).pdf VIP
- 师资队伍建设中长期发展规划.docx VIP
- 通信工程安全技术交底.ppt VIP
- 幼儿园 大班社会《特殊的车辆》.pptx VIP
- JTJ-T212-2010地下工程渗漏治理技术规程.doc VIP
- 2024年宁夏中考生物·地理合卷试题卷(含答案解析).docx
- 2024年江苏省公务员省考《行测》(A类)真题(含答案).pdf VIP
- 初中英语语法-八大时态之一般过去时课件.pptx VIP
- 教学课件:《商法(第四版)》范健.ppt
- 2025学校师资队伍建设三年发展规划.docx VIP
文档评论(0)