第5章 处理器时序和系统总路线.docVIP

  • 6
  • 0
  • 约9.64千字
  • 约 19页
  • 2018-05-05 发布于河南
  • 举报
第5章 处理器时序和系统总路线

处理器总线时序和系统总线 5.1 处理器总线 5.1.1 8086微处理器的引脚功能 8086微处理器是一个双列直插式、40个引脚的器件,引脚功能与系统的组态有关。 1.8086CPU的两种组态 当8086CPU与存储器和外设构成一个计算机的硬件系统时,根据所连的存储器和外 设的规模,8086可以有两种不同的组态。 用8086构成一个较小的系统时,即所连的存储器容量不大,芯片不多,所要连接的I/O端口也不多,则系统的地址总线可以由CPU的AD0 ~AD15、A16~A19通过地址锁存器 8282芯片构成;数据总线既可以直接由AD0 ~AD15供给,也可以通过发送/接收接口芯片 8286供给以增大总线的驱动能力;系统的控制总线就直接由CPU的控制线供给。这种组 态就称为8086CPU的最小组态,如图5-1所示。 用8086CPU构成的系统较大,要求有较强的驱动能力,这样8086就要通过一组总线控制器8288来形成各种总线周期,系统的控制信号也由8288器件供给。这时,8086CPU就处在最大组态,如图5-2所示。 在这两种组态下,8086引脚中的脚24至脚31具有不同的名称和意义,所以需要有一个引脚取来规定8086处在哪一种组态。若把引脚接至电源(+5V),则8086CPU处在最小组态;若把引脚接地,则8086CPU处在最大组态。 (1)最小组态 8086微处理器处在最小

文档评论(0)

1亿VIP精品文档

相关文档