- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数控专业课件 第十二章 集成触发路
1 第一节 RS 触发器 一、基本RS 触发器 1.电路组成 将两个与非门的输入端与输出端 交叉耦合就组成一个基本RS触发器。 2.逻辑功能 基本RS触发器 二、同步RS 触发器 由时钟脉冲控制的RS触发器称为同步RS触发器,也称为钟控RS触发器,时钟脉冲CP通常又称为同步信号。 1.电路结构 同步RS触发器是在基本RS 触发器的基础上增加两个与非门 构成的。 2.工作原理 (1)CP=0,与非门G3、G4均被封锁,R、S 输入信号不起作用,触发器维持原状态不变,即处于保持状态。 (2)CP=1,G3、G4门打开,R、S 输入信号才能分别通过G3、G4门加在基本RS触发器的输入端,从而使触发器翻转。 第二节 触发器的几种常用触发方式 一、同步式触发 同步式触发采用高电平触发方式即在CP高电平期间,输入信号起作用。同步式RS触发器波形见下图,在CP高电平期间,输出会随输入信号变化,因此无法保证一个CP周期内触发器只动作一次。 同步RS触发器波形 二、上升沿触发 上升沿触发器只在时钟脉冲CP上升沿时刻根据输入信号翻转,它可以保证一个CP周期内触发器只动作一次,使触发器的翻转次数与时钟脉冲数相等,并可克服输入干扰信号引起的误翻转。 上升沿触发RS触发器波形图 下降沿触发RS触发器波形图 三、下降沿触发 下降沿触发器只在CP时钟脉冲下降沿时刻根据输入信号翻转,可保证一个CP周期内触发器只动作一次。下降沿RS触发器波形见右上图。 四、主从触发 主从RS触发器是由主触发器、从触发器和非门三个部分组成的一个组合。 主从RS 触发器逻辑电路 主从RS 触发器波形图 第三节 JK 触发器 一、电路组成和电路符号 主从JK触发器逻辑连接图 主从JK触发器电路符号 二、逻辑功能 三、集成JK 触发器 双JK触发器74LS76的实物图与管脚排列如图所示。 74LS76 实物图 74LS76管脚排列 例题 下图为主从JK 触发器的输入波形,设初始状态为0,画出输出Q的波形。 解:主从JK 触发器在CP期间有效读取J、K信号,在CP 下降沿作相应翻转,根据JK 触发器真值表可画出Q 的波形。 例题波形 第四节 D 触发器 D 触发器在CP信号到来的瞬间,输出立即变成与输入相同的电平,即Qn+1=D 。 一、逻辑电路及符号 D触发器逻辑电路 D触发器电路符号 二、逻辑功能 ? D=1时,时钟脉冲CP加入后,Q端置1; ? D=0时,时钟脉冲CP加入后,Q端复0。 三、集成D 触发器 D 触发器有TTL和CMOS两大类。常用的TTL型双D 触发器74LS74引脚功能如图(a),CMOS型双D 触发器CC4013引脚功能如图(b)。
文档评论(0)