毕业设计(论文)-基于FPGA的嵌入式系统设计汇.docVIP

毕业设计(论文)-基于FPGA的嵌入式系统设计汇.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计(论文)-基于FPGA的嵌入式系统设计汇

基于FPGA的嵌入式系统设计 摘 要 本文设计完成的是,它可以完成开发。Altera公司的Cyclone系列FPGA为核心,串口通信VGA接口、PS2接口USB接口系统采用模块化设计,各个模块之间可以自由组合,使得该的灵活性大大提高。同时丰富的接口模块,供人机交互,,满足普通高等院校、科研人员等的需求VHDL语言、Verilog HDL语言、原理图输入等多种方式,利用Altera公司提供的IP资源和Nios 32位处理器QuartusII和Nios SDK Shell软件进行编译下载,并通过进行结果验证。 ABSTRACT The thesis completes a design of an embedded system development board based on FPGA.The development board can complete the design of FPGA,embeded system,SOPC and so on. The development board is based on Altera Cyclone device—EP1C6,the board extends several peripheral devices such as,FLASH,SRAM, A/D,D/A,LED,LCD,keyboard,serial port,VGA interface,PS2 interface, USB interface and so on.All the devices constitute an integrated embeded development system. The development board offers us plenty of interfaces to meet the need of the device communication and the intercommunion between human and computer,which makes the design and the embedding of the system more easier.The Nios Development Board can meet the need of scientific researchers and other college researchers. The developers can use VHDL,Verilog HDL,schematic input mode and so on to design logic circuit and function block,they can alse use the IP core and Nios microprocessor which are offered by Altera to develop embedded systems. The developers can utilize QuartusⅡ and Nios SDK Shell to compile and download,then they can use this development board to debug and validate the result. KEY WORDS: embeded system, Nios embeded CPU,SOPC,FPGA 目 录 摘 要 II ABSTRACT III 目 录 IV 前 言 8 第1章 绪 论 9 1.1嵌入式系统概述 9 1.1.1嵌入式系统的特点 9 1.1.2 片上系统和可编程片上系统 10 1.2 Nios嵌入式处理器 10 1.2.1 Nios嵌入式处理器特性 10 1.2.2 Nios嵌入式处理器系统组件 12 1.2.3 Avalon交换结构总线 12 第2章 Nios嵌入式系统开发板整体分析 15 2.1 系统设计目标 15 2.2 系统设计原理 15 2.3 开发板组件与理论分析 16 2.4 开发板电路设计原理图与PCB布线图 18 第3章 Nios嵌入式系统开发板硬件开发 20 3.1 硬件开发环境概述 20 3.2 FPGA:EP1C6QC240C8的特性和电路设计 20 3.2.1 特性和封装 20 3.2.2 引脚说明 20 3.2.3 工作条件 21 3.3 串行配置器件:EPCS1的特性和电路设计 21 3.3.1 Cyclone FPGA的配置 21 3.3.2串行配置器件: EPCS1/EPCS4 22 3.3.3 EPCS1的电路设计 23 3.4 SRAM:IDT71V

您可能关注的文档

文档评论(0)

liwenhua00 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档