第二章单片机硬件结构2.docVIP

  • 0
  • 0
  • 约1万字
  • 约 53页
  • 2018-05-11 发布于河南
  • 举报
第二章单片机硬件结构2

并行输入/输出端口 一、概述 89C51单片机有四个8位并行I/O端口,记作P0、P1、P2和P3。P0口为三态双向口,可驱动8个TTL电路,P1、P2、P3口为准双向口(作为输入时,口线被拉成高电平,故称为准双向口),其负载能力为4个TTL电路。每一 条I/O线都能独立地用作输入或输出。 每个端口都包括一个锁存器(即特殊功能寄存器P0—P3),一个输出驱动器和输入缓冲器,作为输出时数据可以锁存,作输入时数据可以缓冲,但这四个通道的功能不完全相同。 二、P0口 1、结构 1、2:三态门(控制信号为0是高阻态);5:模拟开关;7、8:场效应管 P0口的某一位的结构图 2、P0口作为一般I/O口使用 当8051组成的系统无外扩存储器、CPU对片内存储器和I/O口读写时,内部硬件自动使控制线C=0。开关MUX处于下面位置,它把T2输入与锁存器的端接通;CL=0时锁存。 因与门6输出为0,输出级中的上拉场效应管T1处于截止状态,因此,输出级是漏极开路的开漏电路。这时P0口可作一般I/O口用。 1)P0口用作输出口 一般的数据输出情况:当CPU执行输出指令时,写脉冲加在D锁存器的CP上,这样与内部总线相连的D端的数据取反后就出现在端口,又经输出级FFT(T2)反相,在P0端口上出现的数据正好是内部总线的数据。注意:数据到端口,如输出为“1”,由于T1、T2均不

文档评论(0)

1亿VIP精品文档

相关文档