2015数字电路期末考试(正式卷).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
浙江大学2014–2015学年第一学期 《数字系统设计基础》课程期末考试试卷 开课学院: 信息学院 ,考试形式:闭卷 考试时间:_2015_年_1_月_16_日,所需时间: 120 分钟 考生姓名: _____学号: 专业: ________ 题序 一 二 三 四 五 六 七 八 九 总 分 得分 评卷人 (12分)一、 化简下列逻辑函数,要求表达式尽量简单。 F(A,B,C,D)=Σm(1,2,4,12,14) + Σd(5,6,7,8,9,10), 其中,d为任意项 二、(14分) 用一个4位二进制比较器和门电路设计5位二进制比较器;即电路的输入为两个5位二进制无符号数A(A4A3A2A1A0)、B(B4B3B2B1B0), 输出L、E、S分别表示AB、A=B、AB。 设A、B为四位二进制数,试用1片四位二进制加法器74283实现 函数Y=4A+B。 (10分)三、分析如图所示的电路功能,假设Q2Q1初态为00。 四、(12分)分析图中所示的时序电路,画出在图中所示的输入信号A和时钟CP作用下Q3、Q2、Q1和Y的波形。 (15分)五、图中为某时序的状态转换图,其中m为 输入信号,y为输出信号号,试用JK触发器设计此同步时序电路,要求: 写出次态卡诺图、激励方程、输出方程; 画出逻辑电路图。 六、(12 分)用一个计数器74161和一个8选1数据选择器74151及必要的门电路设计一个脉冲序列发生器:当X=0时产生序列信号101010;当X=1时产生序列信号0011101 (10分)七、 用Verilog HDL语言设计一个模为30的可逆计数器,要求: 1、有进位/借位输出端, 2、有计数/保持控制端、置数控制端、加减控制端、预置数输入端, 3、进位/借位信号只在计数状态下才会输出。 (8分)八、由主从JK触发器和555定时器组成的电路如图(a)所示,已知:CP为10Hz的方波,R1=10kΩ,R2=56 kΩ。C1=1000pF,C2=4.7μF。触发器Q及555(图b)输出端(3端)初态为0。 试画出触发器Q端、ui、uo相对于CP的波形。 试求触发器Q端输出波形的周期。 (7分)九、有CMOS D触发器构成的单稳态电路如图所示。已知工作电平为Vdd。要求: 1、画出Q端、Vo波形。 2、求tw 2 图(a) 图(b)定时器555的电路结构图

您可能关注的文档

文档评论(0)

peace0308 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档