门电路与TTL(第五讲)2011.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 利用三态门实现数据的双向传输 用途2: * P71: 1、题2.2 2、题2.3 习题 * * * (1) 输出高电平UOH 5. TTL与非门的主要参数 输入一个(或几个)为低时,门电路的输出电平。典型值为3.6V。 UOH≥ USH =2.4V ( USH标准高电平) (2) 输出低电平UOL 额定负载下,输入全为高时,门电路的输出电平。典型值为0.3V。 UOL≤ USL =0.4V ( USL标准低电平) * (3) 高电平输入电流IIH 输入漏电流,指某一输入端为高电平,其它输入端接地时,该高电平输入端的电流值。一般IIH ≤50μA (拉电流IOH) (4) 输入低电平电流IIL 指与非门的某一输入端接低电平,其它输入端接高电平或悬空时,该低电平输入端的电流值。一般IIL≤1.4mA (灌电流IOL) * 前后级之间电流的联系 * R1 T1 +5V 前级输出为 高电平时 前级 后级 反偏 前级流出电流IOH(拉电流),后级流入电流IIH(≤50μA ) +5V R4 R2 R5 T3 T4 ? ? ? ? ? * 前级输出为 低电平时 R1 T1 +5V 前级 后级 流入前级的电流IOL 约 1.4mA (灌电流),输入低电平电流IIL。 +5V R2 R1 3k T2 R3 T1 T5 b1 c1 ? ? ? 3K * 灌电流的计算 饱和 * 关于电流的技术参数 * (5) 扇出系数NO 与非门电路输出驱动同类门的个数 +5V R4 R2 R5 T3 T4 T1 前级 T1 T1 IiH1 IiH3 IiH2 IOH 前级输出为 高电平时 例如: ? ? ? ? ? * +5V R2 R1 3k T2 R3 T1 T5 b1 c1 前级 IOL IIL1 IIL2 IIL3 前级输出为 低电平时 ? ? ? ? * 输出低电平时,后级流入的电流(灌电流): 输出高电平时,流出前级的电流(拉电流): 一般与非门的扇出系数为8~10。 由于IOL、IOH的限制,每个门电路输出端所带门电路的个数,称为扇出系数。 * 输入端通过电阻R接地的情况 R ui 输入端 “1”,“0”? +5V L R4 R2 R1 3k T2 R5 R3 T3 T4 T1 T5 b1 c1 A B C ? ? ? ? ? ? ? * R较小时 R较小时,uiUOFF 相当输入低电平,所以输出为高电平。 R ui +5V L R4 R2 R1 3k T2 R5 R3 T3 T4 T1 T5 b1 c1 A B C ? ? ? ? ? ? ? * R增大 R??ui??ui?UON时,输入变高,输出变低电平。 R临界=2.16K? R ui +5V L R4 R2 R1 3k T2 R5 R3 T3 T4 T1 T5 b1 c1 A B C ? ? ? ? ? ? * 悬空的输入端相当于接高电平。为了防止干扰,可将悬空的输入端接高电平。 (6) 开门电平UON :额定负载下,保证输出为标准低电平时的最小输入电压值。产品规范值为1.8V (7) 关门电平UOFF :保证输出为标准高电平时对应的最大输入电压值。产品规范值为0.8V * (8) 平均传输时间 平均传输时间 用来表示电路开关速度的参数 * 2.2.2 其它形式的TTL门电路 1. 集电极开路门(OC门-Open Collector) 符号 ! 它与基本的TTL与非门电路相比,少了T3和T4两个晶体管,并将输出管T5的集电极开路。工作时,T5的集电极(即输出端)通过外接电源和电阻RL作为OC门的有源负载。 解决了一般TTL门电路输出不能直接相接的问题。 * * 集电极悬空 无T3,T4 +5V L R2 R1 3k T2 R3 T1 T5 b1 c1 A B C ? ? ? ? T3 T4 * 应用时输出端要接一上拉负载电阻RL RL UCC +5V L R2 R1 3k T2 R3 T1 T5 b1 c1 A B C ? ? ? ? * OC门可以实现“线与”功能 UCC L1 L2 L3 L L=L1L2L3 RL 输出级 ? ? UCC RL T5 T5 T5 ? ? L * L=L1L2L3? 任一导通 L=0 UCC RL L1 L2 L3 L ? ? * 全部截止 L=1 L=L1L2L3? 所以: L=L1L2L3 UCC RL L1 L2 L3 F ? ? * * * 负载电阻RL和电源 UCC可以根据情况选择 J +12V ?220V J 如RL用继电器线圈(J)替代,可以 实现对其它电路的控制。 * 2 三态门(Tristate Logic , TSL) 三态“与

文档评论(0)

好文精选 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档