FPGA专题实验.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA专题实验 许忠信 zxu@tsinghua.edu.cn Outline EDA技术与可编程器件 VHDL简介(另文介绍) GW48PK-2 EDA实验装置介绍 QuartusII使用 实验内容、进度及要求 FPGA专题实验安排 实验教学组成员 许忠信 zxu@tsinghua.edu.cn 6277.3765-601 童琨 tk02@mails.tsinghua.edu.cn 赵康 zhao-k04@mails.tsinghua.edu.cn 王琼华wangqionghua@mails.tsinghua.edu.cn EDA技术概论 EDA技术 依赖功能强大的计算机,在EDA软件工具平台上,对以硬件描述语言为系统逻辑描述手段的设计文件,自动地完成逻辑编译、逻辑化简、逻辑分隔、逻辑综合、结构布线(布局布线),以及逻辑优化和仿真测试。 基本思路 设计方法的选择 可编程逻辑器件PLD 可编程逻辑器件PLD(续) FPGA和CPLD的比较 宏单元的规模(输入变量个数): CPLD: 8 ~ 10 属于粗粒度; FPGA: 3 ~ 5 属于细粒度; 宏单元中组合逻辑的实现方法 CPLD:乘积项之和(用与-或阵列实现); FPGA:查找表(用SRAM/ ROM实现); 宏单元中寄存器资源与组合逻辑资源的比例: CPLD:寄存器资源相对较少; FPGA:寄存器资源相对较多; 可编程逻辑器件PLD(续) 可编程器件发展过程:从简单到复杂,从小规模到大规模,从低速到高速的规律。 20世纪70年代初:PROM和PLA 70年代末:AMD公司PAL 80年代初:Lattice公司GAL 20世纪80年代中:Xilinx公司生产了世界上第一片FPGA,同时Altera公司推出了EPLD 20世纪80年代末:Lattice公司在线编程的CPLD Xilinx与Altera公司产品已占全球CPLD/FPGA市场份额90%。 Altera部分可编程器件系列 ACEX1K 2000年为通信、音频处理推出的芯片系列,工作电压2.5V,集成度3万至几十万门,采用0.18μm、6层金属连线的SRAM工艺制成 目前适配板上芯片型号EP1K30TQC144 Cyclone 2003年推出,性能价格比高,采用0.13μm工艺制成,其性能、密度、速度均比ACEX系列高一个档次 已订购的新适配板上芯片型号为EP1C3T144C8 Cyclone II 已于2005年初推出 Stratix II 在Altera器件中性能最高,具有多达79040个逻辑单元,7Mb嵌入式存储器,优化的DSP模块和高速I/O能力,是设计复杂高性能系统的理想选择 可编程芯片器件的开发环境 可编程器件的设计离不开EDA软件 EDA软件有些是芯片厂商提供的, 如Lattice公司开发的ISP Synario系统; Xilinx公司开发的Foundation系统和ISE系统; Altera公司开发的MAXPLUS II系统和QUARTUS; 有些EDA软件是第三方设计的,如Cadence、Mental、Synopsys、Viewlogic公司等都提供相应的EDA软件。 芯片厂商提供的EDA软件一般支持该厂商芯片,而第三方EDA软件一般可以多种厂商的芯片。 实验平台 GW48-PK2型 EDA实验开发系统 Quartus II4.1 GW48-PK2型 EDA实验开发系统介绍(1) EDA实验系统由“主系统”和适配板两部分组成,可根据需要选用不同逻辑资源、不同厂家型号的FPGA/CPLD适配板 采用了“多任务重构/配置”技术,含有10种不同的电路结构模式。通过单键控制,可自动连接成不同的实验电路结构。 含有较丰富的标准扩展接口:USB、VGA视频、PS/2鼠标、PS/2键盘、A/D、D/A、EPROM、单片机等 电路结构模式1 电路结构模式2 电路结构模式7 Quartus II Quartus II是Altera公司为其FPGA/CPLD芯片设计的集成化专用开发软件 Quartus II前身是Max Plus II, Quartus II每半年出一个新版本 2004年1月推出Quartus II 4.0 2004年7月推出Quartus II 4.1 Quartus II支持所有新老器件,包括SOPC Builder,支持系统级开发 QuartusII进行数字电路设计的流程 实验内容 简单计算器系统设计 用状态机实现简单计算器 VGA图象显示控制器设计 PS/2键盘接口控制器 简单计数器系统实现 用状态机实现简单计算器 实验进度及要求 第一天 熟悉实验环境,要求:学会建立工程、波形仿

文档评论(0)

wxc6688 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档