EDA课程设计报告--抢答鉴别模块的设计.docVIP

EDA课程设计报告--抢答鉴别模块的设计.doc

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目 录 引 言……………………………………….........(2) 设计目的…………………………………………….(3) 设计要求…………………………………………….(3) 设计简易流程说明………………………………….(3) 具体设计过程……………………………………….(4) ★抢答鉴别模块设计…………………………………..(4) ★抢答计分模块设计…………………………………..(6) ★抢答计时模块设计…………………………………..(10) ★译码器设计………………………………………...(12) ★抢答器全局集成电路设计…………………………….(14) 课程设计心得体会…………………………………(15) 附录一………………………………………………(16) 附录二………………………………………………(18) 引 言 随着基于PLD的EDA技术的发展和应用领域的扩大和深入,EDA技术在电子信息、通信、自动化及计算机应用领域的重要性日益突出。随着技术市场与人才市场对EDA的需求不断提高,产品的市场需求和技术市场的要求也必然会反映到教学和科研领域中来。为了适应EDA技术的发展和EDA技术的教学实验要求,更加突出实验中EDA技术的实用性,以及面向工程实际的特性和电子设计的创新性。学校开展EDA学科的教学时,重在学生上机实验应用及动手能力。 一般而言,电子产业主要包括通信工业、信息产业、半导体工业、电子零组件工业、消费性电子工业、光电及仪表工业等。高度发达的信息化社会发展离不开现代电子产品的进步。现代电子产品在性能、电路复杂度和规模上都在不断地提高,而其上市时间也在不断缩短。生产制造技术和电子设计技术的发展是实现现代电子产品进步的主要原因。前者以微细加工技术为代表,其工艺已进展到深亚微米阶段,可在很小的矽芯片上集成数千万甚至上亿个晶体管;後者的核心就是EDA(电子设计自动化)技术。EDA包括PCB设计、MCM设计、嵌入式设计、PLD/FPGA设计、标准IC设计、ASIC设计、系统芯片设计、ASSP设计、系统设计等等。EDA是电子产品设计的起点,借助EDA技术可加速设计的完成。甚至,VLSI(超大规模集成电路)的生产制造不借助EDA技术是不可能完成的。同时,生产制造技术的不断进步又必将刺激著EDA工具的发展。目前,半导体工业是现代EDA 行业增长的主要推动力量,消费类产品系统制造商是EDA供应商的最重要客户,它们的技术需求和经济需求直接影响 EDA行业的兴衰。国内绝大多数的企业是从事整机系统设计和生产的,绝大多数电子产品处於低端,所以多数企业扮演著为国外IC厂商打工的角色。即便是国内少有的几家IC设计和生产企业,在技术上也要落後国外一到两代,其产业规模远没有形成。这种脆弱的规模经济模式,因其产品附加值极低,致使诸多产量世界第一的产品并未为企业带来可观的收益。因此我们要掌握EDA技术,以利於开发更多自主的电子产品。 ? 在比赛活动,为了准确、公正、直观地判断出第一抢答者,数显、灯光及音响等各种手段。本设计的具体要求是:设计制作一个的数字抢答器,每组设置一个抢答按钮。电路具有第一抢答信号的鉴别和锁存功能。,指示灯亮并用组别显示电路显示抢答者的组别,同时扬声器发出“嘀嘟”的响电路应具备自锁功能,使别的抢答开关不起作用。计分。开始时,抢答后计分,答对一次加分,否则减分。对提前抢答和超时抢答的 VHDL硬件描述语言: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY QDJB IS PORT(CLR: IN STD_LOGIC; A, B, C, D: IN STD_LOGIC; A1,B1,C1,D1: OUT STD_LOGIC; STATES: OUT STD_LOGIC_VECTOR(3 DOWNTO 0)); END ENTITY QDJB; ARCHITECTURE ART OF QDJB IS CONSTANT W1: STD_LOGIC_VECTOR(3 DOWNTO 0):=0001; CONSTANT W2: STD_LOGIC_VECTOR(3 DOWNTO 0):=0010; CONSTANT W3: STD_LOGIC_VECTOR(3 DOWNTO 0):=0100; CONSTANT W4: STD_LOGIC_VECTOR(3 DOWNTO 0):=1000; BEGIN PROCESS(CLR,A,B,C,D) IS BEGIN IF CLR=1 THEN STATES=0000;a1=0;b1=0;c1=0;d1=0;

文档评论(0)

ze122230743 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档