扩频序列的捕获 5章.pptVIP

  1. 1、本文档共65页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
扩频序列的捕获 5章

第5章 扩频序列的捕获 5.1 引言 在扩频通信系统中,要正确进行解扩,必须进行伪码同步,即在接收端产生一个与发送端同步的伪码,并跟随发送端伪码的变化而变化。伪码同步是扩频系统的关键,它分为两个阶段,一是捕获(又称粗同步),主要是捕获伪码,试图找到接收信号中伪码的起始相位,使收端伪码与发端伪码的相位差小于二分之一个码元;二是跟踪(又称精同步),进一步减小收端码元与发端码元的相位误差(一般要使收、发两码元的误差小于十分之一码元时间),并使收端码元跟踪发端码元的变化。 伪随机噪声码(Pseudo Noise Code简称PN码)的捕获过程为一个统计变量的随机过程,在扩频通信系统的基带信号处理中,PN码序列的捕获算法也是比较复杂、种类繁多的。 PN码的同步捕获算法(或搜索)的研究主要集中在捕获方法、捕获时间、检测器判决变量在各种信道下的统计分布三个方面: (1)捕获方法 (2)捕获时间 (3)检测器判决变量的统计分布 目前已经知道的关于PN码同步捕获电路的不同类型大致有: (1)系统中使用判决器电路:积分-清零相关器和匹配滤波器; (2)检测后验证处理方案:单次驻留和多次驻留; (3)未知相位区间搜索策略:串行、并行、混合、扩展窗; (4)相关积分时间:固定积分时间、可变积分时间、序列检测; (5)判决门限:固定门限、归一化门限、自适应门限; (6)顺序估计快速捕获DFT/FFT、最小均方(LMS)和最大似然(ML)。 本章内容主要包括几种捕获方法和捕获判定方法。 5.2 捕获方法 扩频码的同步捕获是解决在工程上实用的问题,包含两方面的内容:简单的同步捕获设备和短的同步捕获时间。在不增加或少增加设备量的情况下,如何缩短扩频码的同步捕获时间是扩频码同步捕获的主要内容,下面介绍了几种捕获方法 。 5.2.1串行和并行捕获方法 伪码的捕获就是要在接收端获得接收伪码的初始相位。对于伪码的初始相位搜索取决于检测器的结构,主要有如下策略: 串行捕获 并行捕获 串/并混合捕获等 1.串行捕获方式 当本地序列与接收序列未达到同步时,相关器输出幅度很小的噪声,若接收序列与本地序列相位差小于一个伪码码片时,相关器输出出现峰值。 积分清洗器对包络检波器的输出进行积分。每隔 采样一次,采样后将积分器清零。 采样值与预设的阈值进行比较,若采样值大于预设的阈值,则认为已捕获到接收伪码,停止捕获,进入跟踪状态。 否则,调整本地伪码的驱动时钟,重新进行捕获 。 类似的过程也可用于FH信号,问题是使PN码同步,以便控制跳频图案。 为了完成这个初始同步,向接收机发送一个已知跳频图案的FH信号,接收机的初始捕获系统搜索这个己知的FH信号图样。其搜索系统框图如图5-2所示。 2.并行捕获法 串行捕获系统的显著优点是电路结构简单,但是其搜索时间长,对捕获时间有较高的要求,串行滑动相关的捕获方式就不能满足要求。 缩短捕获时间的一种有效的方式是采用并行捕获结构,如图5-3所示。 并行捕获法需要N个相关器,每个相关器的本地伪码相位相差一个码片时间,这样一次性就能将接收伪码的相位穷尽。 接收信号在不同的通路与所有可能的伪码相位同时进行相关运算,然后对所有运算支路和相关值进行比较,相关值最大的那一路伪码相位被判断为接收伪码的初始相位。 并行捕获方法的捕获时间最短,但电路较为复杂。 FH系统的并行捕获法框图如图5-4所示,它采用一个匹配滤波器组,并调谐到已知图案的发送频率上,其输出经过平方律检波、延迟相加最后与预设阈值进行比较,超过阈值使被判定己正确捕获。 3.串/并捕获方法 并行捕获方法搜索时间短,但电路较为复杂,实现起来有一定难度。 串行捕获方式电路简单,但捕获时间长。 在实际的应用中,有时需要在电路复杂度和搜索时间之间进行折中,一种有效的方法是采用串、并相结合的方法。 在串/并结构的方式中,接收信号不是同本地伪码序列一位一位地进行相关运算,而是与M个不同相位的本地m序列同时进行相关 运算,判决逻辑一次分别对这M个相关结果进行判决,从而确定接收序列与本地序列的哪一个初始相位一致 。 本地m序列以M个码片时间进行步进更新相位,从而大大减小捕获时间。一种典型串、并捕获电路(又称大步进捕获电路)如图5-5所示 。 图中,本地伪码产生器的移位寄存器序列为M位,每位移位寄存器的输出作为对应一定的伪码相位,分别参与接收信号的相关运算,这样一次就可同时完成M个初始相位的相关运算。 本地伪码的相位递进不是一个码片一个码片地进行,而是一次步进M个码片。这样,一个伪码周期内,对所有可能相位的检测最多需

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档