1数字电子技术基础 第二版 课后答案 (胡晓光 著) 北京航空航天大学出版社_推荐.pdfVIP

1数字电子技术基础 第二版 课后答案 (胡晓光 著) 北京航空航天大学出版社_推荐.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1数字电子技术基础 第二版 课后答案 (胡晓光 著) 北京航空航天大学出版社_推荐

2.1 由 TTL 门组成的电路如图 2.1 所示,已知它们的输入短路电流为 I is =1.6mA ,高电平输入漏电流 IiH=40 。试问:当 A=B=1 时, G1 的 灌 电 流(拉,灌)为 3.2mA ; A=0 时, G 1 的 拉 电流(拉,灌)为120 。 2.2 图 2.2 中示出了某门电路的特性曲线,试据此确定它的下列参数:输出高 电平 U OH = 3V ;输出低电平 U OL = 0.3V ;输入短路电流 I iS = 1.4mA ; 高电平输入漏电流 I iH = 0.02mA ;阈值电平 U T = 1.5V ;开门电平 U ON = 1.5V ;关门电平 U OFF = 1.5V ;低电平噪声容限 U NL = 1.2V ;高电平噪声 容限 U NH = 1.5V ;最大灌电流 I OLmax = 15mA ;扇出系数 N= 10 . 2.3 TTL 门电路输入端悬空时,应视为 高电平 ;(高电平,低电平,不定)此 时如用万用表测量其电压,读数约为 1.4V ( 3.6V , 0V , 1.4V )。 2.4CT74 、 CT74H 、 CT74S 、 CT74LS 四个系列的 TTL 集成电路,其中功耗 最小的为 CT74LS ;速度最快的为 CT74S ;综合性能指标最好的为 CT74LS 。 2.5 CMOS 门电路的特点:静态功耗 极低 (很大,极低);而动态功耗随着工 作频率的提高而 增加 (增加,减小,不变);输入电阻 很大 ( 很大,很小); 噪声容限 高 (高,低,等)于 TTL 门。 2.6 集电极开路门( OC 门)在使用时须在 输出与电源 之间接一电阻(输出与 地,输出与输入,输出与电源)。 2.7 2.8 若 G 2 的悬空的输入端接至 0.3V ,结果如下表 1 2.9 输入悬空时为高电平, M= “ 0 ” , V M =0.2V , 三态门输出为高阻, M 点电位由后面“与或非”门的输入状态决定,后面与门中有一输入为 0 ,所以 V M =0V 。 2.10 2.11 上图中门 1 的输出端断了,门 2 、3 、4 为高电平输入,此时 VM=1.6V 左右。 2.12 不能正常工作,因为 不能同时有效,即不能同时为低电平。 2 2.13 图为由 TTL“与非”门组成的电路,输入 A 、 B 的波形如图所示,试画 出 V 0 的波形。 2.14 图中门 1 、 2 、 3 均为 TTL 门电路,平均延迟时间为 20ns ,画出 VO 的波形。 3 3.6 结果如下表: 3.71. 真值表 :3. 表达式: F2=M , 3.8 1 、真值表 3.9 3.11 3.12 把 BCD8421 码 转换为 BCD5421 码 ,前五个数码不需改变,后五个数码加 3 。 据此可得加数低两位的卡诺图,所以 3.14 1 、 2 、用八选一数据选择器和门电路实现。 3.15 用 8 选 1 数据选择器实现下列函数: 4.1 4.2 ( 1 )特性表 (CP=0 时,保持; CP=1 时如下表 ) (2) 特性方程 (3) 该电路为锁存器(时钟型 D 触发器)。CP=0 时,不接收 D 的数据;CP=1 时,把数据锁存。 ( 但该电路有空翻 ) 4.3 (1) 、 C=0 时该电路属于组合电路; C=1 时是时序电路。 (2) 、 (3) 、输出 Q 的波形如下图。 4.4 4.5 4.6 4.7 1 、 CP 作用下的输出 Q 1 Q 2 和 Z 的波形如下图; 2 、 Z 对 CP 三分 频。 4.8 由 得 D 触发器转换为 J-K 触发器的逻 辑图如下面的左图;而将 J-K 触发器转换为 D 触发器的逻辑图如下面的右图。 4.11 1 、 555 定时器构成多谐振荡器。 2 、 u c, u o 1 , u o 2 的波形 3 、 u

您可能关注的文档

文档评论(0)

beoes + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档