一种新的8B_10B编解码硬件设计方法.docVIP

  • 3
  • 0
  • 约5.34千字
  • 约 13页
  • 2018-05-23 发布于河南
  • 举报
一种新的8B_10B编解码硬件设计方法

一种新的8B/10B编解码硬件设计方法 ?????? 摘要:在深入研究了8B/10B 编码规则及其内在相关性的基础上,提出了一种新的8B/10B编、解码方法,该方法综合了查表法和逻辑运算法的优点,具有运算量小、编解码同步好、速度快、可靠性高等优点。用Verilog HDL 语言实现编解码算法的描述,并通过高性能的FPGA器件进行仿真和综合,实现了具体的硬件电路,并验证了设计方法的有效性和可行性。 关键词:8B/10B 码, 编码, 解码, 光纤通信, 集成电路 引言 随着Internet 业务的迅速增长,光纤通信的数据传输速率和容量不断提高。目前,甚短距离传输系统(VSR) 、1000BASE-X标推的千兆以太网以及10GBASE-X标推的万兆以太网成为世界上光纤通信系统研究的焦点。然而随着传输距离的增加以及数据速率的提升,信号恶化将十分严重,此时满足要求的误码率成为通信系统设计的一个挑战。 为了增加信息传输的可靠性,以上系统都采用了一种传输带宽小、转换密度高以及码字游程长度受限的8B/10B编码,它将原8位(一个字节) 数据编码成为10位字符,增加了数据中的高低电平变换(即“1”/“0”变换) ,有利于实现转换前后的时钟同步,此外还能帮助实现直流平衡,以使接收器的输入没有直流(DC)漂移。由于采用了这种编码,链路可以是交流(AC)耦合的,这样就给任一端的设备厂商提供了

文档评论(0)

1亿VIP精品文档

相关文档