isplever实验1.doc

  1. 1、本文档共20页,其中可免费阅读8页,需付费180金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验二 用PLD实现基本门电路和组合逻辑电路的设计 一、实验目的 1. 了解ispLSI1016的结构及其应用; 2. 掌握PLD器件的设计原则和一般格式; 3. 掌握PLD器件的编程、下载、验证功能的全部过程; 4. 熟练掌握简单的VHDL语言语句与程序结构; 5. 编写VHDL语言程序,学会使用VHDL语言进行可编程逻辑器件的逻辑设计; 6. 了解编译与仿真的作用与意义。 二、实验原理 1. 复杂可编程器件(CPLD)ispLSI 1016简介 图1-1是它的外引脚图。 图1-1 ispLSI 1016外引脚图 ispLSI 1016的主要特点是: 集成密度为2000等效门; 是电擦

文档评论(0)

iris + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档