一种有效减小芯片面积CIC DF分析与设计.docVIP

一种有效减小芯片面积CIC DF分析与设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种有效减小芯片面积CIC DF分析与设计

一种有效减小芯片面积CIC DF分析与设计   摘要:文章阐述了梳状数字滤波器的基本工作原理,分析了梳状滤波器的基本结构,提出了一种简单的级联积分梳状数字滤波器(cascade integrated comb digital filter,CIC DF) 的实现方法,减小了芯片的面积。描绘出了系统的信号流图,并对信号流与控制流的工作时序进行了详细的分析说明。在此基础上,运用MATLAB系统工具建立了系统的模型,并完成了系统仿真验证。在电路级完成了verilog语言描述,同时运用modelsim对电路进行仿真验证。   关键词:数字抽取滤波器;积分器;微分器;滑动平均;梳状滤波器   Abstract: In this article, the principles of the comb digital filter are described, the basic structure of comb digital filter is then be analyzed. A simple design method for CIC DF is also presented. To reduce using space of the chip. The system is described with the analysis and illumination in detail.Basis on that, the system model is also established by MATLAB system Tool. In RTL-level, Verilog coding of CIC DF is made. At the same time, the simulation and of the whole circuit are accomplished through the software of Modelsim.   Key words: digital decimation filter;integrator;differentiator;moving average;comb filte       ∑ΔADC在目前大多数混合系统中占有非常重要的地位。∑ΔADC由两个主要的部件构成:一个模拟∑Δ modulator(调制器)和一个数字抽取滤波器(digital decimation filter)。数字抽取滤波器的主要作用是滤除可能引起混迭的带外噪声,其次,它能够将前级调制器过采样的高速率数据降低至Nyquist频率,同时提高数据的分辨率(字长)。这一过程就是抽取(decimation)。所谓梳状滤波器(comb filter),该名称来自于其幅频响应的特点,对于一个长度N=24的梳状滤波器系统的抽样频率fs=48KHz,那么其幅频响应过零点将是2KHz及其整数倍的谐波,如图1所示。    这对于去除工频以及谐波的干扰是非常有利的。选用梳状滤波器还有其他的好处,它不需要乘法器,而且所有的系数都是1,不需要存储单元来存放系数,另外,对于不同长度的梳状滤波器,由于其结构规整,易于调协,也是比较容易由同一个梳状滤波器来转换实现的。   本文所涉及的梳状滤波器的设计,可应用于电力测量领域∑ΔADC中,其工作在中速条件下,满足高精度低功耗的要求。本滤??器的设计主要从精度和功耗的角度出发。此外,一种新的硬件实现形式在这里提出来,有效的减小了芯片的面积。文章先对梳状滤波器的工作原理进行了推导,详细的分析系统幅频特性,在此基础上,对于有效减小芯片面积的硬件实现方法给予了详细说明,最后对系统的功能特性进行了验证与仿真。      1梳状滤波器模型的建立       一个长度为N的一阶梳状滤波器的冲激响应和传递函数如下:    h(n)=10≤n≤N-10其他    H(z)=■Z■=■    在时域内对应的基本表达式为:    y(n)=x(n)+x(n -1)+......x(n -N +1)    这个FIR(有限冲激响应)系统的信号流图如图2所示。    其中Z-1表示单位延时。显然,其输出为前N项之和(每一项的系数都是1),最终实现了滑动平均(MA)的功能,所以又称为滑动平均滤波器。滑动平均滤波器的幅频响应的包络为sin(x)/x,也被称为sinc函数滤波器。    简单的一阶梳状滤波器主要由三个功能单元组成:积分器,抽取器和微分器。系统连接关系及响应如图3。   下面对各个部分给以简要说明:    a)积分器    时域传输函数:    y(n)=y(n-1)+x(n)    对应的Z变换:    Y(z)=z-1Y(z)+X(z)    得到积分器Z域

文档评论(0)

bokegood + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档