基于SOPC嵌入式文字识别系统设计.pdfVIP

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SOPC嵌入式文字识别系统设计

原创性声明 郑重声明:此篇题为《基于 SOPC 的嵌入式文字识别系统设计》的论文是作者在 导师的指导下,于武汉大学攻读硕士学位期间,进行研究工作所取得的成果。根 据作者所知,论文中除了参考文献列举的地方外,不包含他人已经发表或撰写过 的研究成果。 作者签名:李梦竹 潘超 导师签名:黄启俊 常胜 撰写日期:二零一一年七月七日 基于SOPC 的嵌入式文字识别系统设计 作者:李梦竹 潘超 导师:黄启俊,常胜 (武汉大学物理科学与技术学院电子科学与技术系,武汉 430072) 摘要:本文设计了一种基于SOPC的嵌入式文字识别系统。在FPGA平台下,基于SOPC 的框架搭建软硬件协同系统,设计硬件电路完成文字图像的采集和预处理,嵌入 Linux系统,使用其下的识别引擎完成文字图像的识别。系统采用Altera公司的 SOPC builder构建系统框架,Quartus II完成硬件电路的设计,在宿主机Linux 环境下完成了软件部分的交叉编译并嵌入到FPGA平台。整体设计在DE2-70开发板 上完成了系统验证。通过合理的软硬件划分,充分利用了硬件处理速度快和软件 识别算法成熟的优势,使得本设计具有便携性好、实时性强的特点。此外,本文 所使用的在SOPC平台上嵌入linux系统的方法对于扩展FPGA器件的应用方法和应 用领域也具有一定参考价值。 关键词:文字识别;可编程逻辑器件(FPGA);可编程片上系统(SOPC);Linux An SOPC Design of Character Recognition System Authors: Li Mengzhu, Pan Chao Tutors:Huang Qijun,Chang Sheng (Department of Electronic Science and Technology, School of Physics and Technology, Wuhan University,Wuhan,430072) Abstract :This paper introduces a design of an embedded character recognition system based on SOPC, which is using hardware circuit to complete image collection and processing while using character recognition engine under Linux to implement character recognition on FPGA platform, and setting up the hardware and software co-working system based on SOPC. The whole design uses SOPC builder which is provided by Altera to complete SOPC design, and uses Quartus II to finish hardware development, and finishes software part by using cross-compile in host Linux environment which is embedded into FPGA. At last, softeware and hardware is downloaded in Altera DE2-70 development board to finish the fuction validation of the whole system. Through the rational division of hardware and software, taking full advantage of hardware processing speed and software to recogniz

文档评论(0)

3471161553 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档