建立时间和保持时间徐雷.pptVIP

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
建立时间和保持时间徐雷

建立时间与保持时间 徐雷 安徽大学----集成电路工程专业 定义: 1、建立时间(Tsu:set up time) 在时钟沿到来之前数据从不稳定到稳定所需的时间。 说明:如果建立的时间不满足要求那么数据将不能在这个时钟上升沿被稳定的打入触发器。 结论:建立时间是在时钟脉冲到来之前, 保持时间是在时钟脉冲到来之后。 同步设计中的一个基本模型(如下图) * * 一、时钟偏差和抖动 时钟偏差:集成电路中一个时钟翻转的到达时间在空间上的差别。时钟偏差时由时钟路径的静态不匹配以及时钟在负载上的差异造成的。 说明:时钟偏差并不造成时钟周期的变化,造成的只是相位的偏移。 时钟抖动:在芯片上的某个给定的点上,时钟周期发生暂时的变化。即:时钟周期在每个不同的周期上可以缩短或者加长。 说明:时钟抖动是严格衡量时钟暂时不确定性的一项指标,并且经常针对某个给定的点进行说明,它是一个平均值为零的随机变量。 产生原因比较: 偏差原因: 一、器件制造中的偏差(参数不同) 二、互连偏差(芯片上的电容电阻的偏差) 三、环境变化: 1、温度变化 2、电源 抖动原因: 一、时钟信号的产生 二、环境变化: 1、温度变化 2、电源(主要原因)(解决:在主要时钟驱动器的周围加上去耦电容) 三、电容耦合: 1、时钟线与相邻信号之间的耦合。 2、所连时序元件栅电容的变化。 图1、建立时间与保持时间的示意图 二、建立时间与保持时间 2、保持时间(Th:hold time) 数据稳定后保持的时间。 说明:如果保持时间不满足要求那么数据同样也不能被稳定的打入触发器。 说明:图中Tco是触发器的数据输出的延时;Tdelay是组合逻辑的延时;Tsetup是触发器的建立时间;Tpd为时钟的延时。如果第一个触发器D1建立时间最大为T1max,最小为T1min,组合逻辑的延时最大为T2max,最小为T2min 。 思考: 第二个触发器D2建立时间T3与保持时间T4应该满足什么条件,或者是知道了T3与T4那么能容许的最大时钟周期是多少 ? 为了便于分析,我们讨论两种情况即 第一:时钟的延时Tpd为零 。 第二:时钟的延时Tpd不为零 。 下面通过时序图来分析:设第一个触发器的输入为D1,输出为Q1,第二个触发器的输入为D2,输出为Q2 第一:假设时钟的延时Tpd为零 从图中可以看出如果:T-Tco-TdelayT3 即: Tdelay T-Tco-T3 符合要求的时序图 ? 如果组合逻辑的延时过大使得T-Tco-TdelayT3 那么将不满足要求,第二个触发器就在第二个时钟的升沿将采到的是一个不定态,如下图所示。那么电路将不能正常的工作 。 从而可以推出:T-Tco-T2max=T3,这也就是要求的D2的建立时间。 组合逻辑的延时过大时序图 结论1: 从上面的时序图中也可以看出,D2的建立时间与保持时间与D1的建立与保持时间是没有关系的,而只和D2前面的组合逻辑和D1的数据传输延时有关,这也是一个很重要的结论。说明了延时没有叠加效应 。 *

文档评论(0)

baoyue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档