时钟芯片常见问题解答.PDFVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
时钟芯片常见问题解答

CLOCK 常见问题解答 Please Note: Analog Devices Inc. has the full intelligent property (IP) of this document and the contents described in this document. Analog Devices Inc. has the right to change any of the descriptions in the document without notifying the readers. If readers need any technical help, please contact China Applications Center via china.support@ or the toll-free No. 4006 100 006. ADI makes no representations or warranties with respect to the technical information provided herein, and assumes no liability for any applications assistance or customer product design. You are fully responsible for all design decisions and engineering with regard to your products, including decisions relating to application of ADI products. ADI is providing the technical information for informational purposes only, and ADI is not offering or providing engineering services or advice concerning your specific designs and disclaims any liability with respect thereto. 目录 目录 II 插图列表 III 表格列表IV 第1 章 简介 5 1.1 产品简介 5 1.2 参考资料 7 第2 章 原理简介 9 2.1 原理 9 2.2 参数 11 第3 章 常见应用问题解答 13 3.1 为什么AD9515/6/7/8 的输出有参考杂散? 13 3.2 为什么输出信号的相位噪声形状因为PLL 的设置改变? 13 3.3 如何优化PLL 的环路可得到最好的相位噪声或抖动性能? 13 3.4 模拟锁相环环路不锁定,如何调试? 14 3.5 PLL 的锁定时间与哪些参数有关? 14 3.6 PLL 在常温下可以锁定,但是在高温或低温下失锁? 15 3.7 在参考源噪声较好时,为什么鉴相频率越高,相位噪声性能越好? 15 3.8 外部VCO 所需要的调谐电压大于电荷泵的供电电压怎么办? 15 3.9 VCO 和VCXO 的特点? 15 3.10 AD951x 在相同的输出频率下不同分频比会导致抖动性能的变化吗? 16 3.11 使用AD951x 时钟芯片时,Phase offset (coarse delay )会影响抖动吗? 16 3.12 改变相位粗调(coarse phase adjust )设置,但是输出没有发生变化,什么原因?... 16 3.13 相位细调(fine delay)的原理和注意事项? 16 3.14 AD951x 相位粗调和细调有什么区别? 17 3.15 AD951x 细调会影响输出的抖动吗? 17 3.16 没有使用AD951x 的CLK 输入,可以悬空吗? 17 3.17 时钟分配器的时钟源一般有哪些? 17 3.18 时钟芯片的参考输入是差分的,我的参考源是单端的,如何用? 18 3.19 可以使用时钟芯片驱动混频器的LO 信号吗? 18 3.20 如果AD951x 参考源输入(REFIN)断开了,时钟输出会是什么? 18 3.21 使用LVP

您可能关注的文档

文档评论(0)

sunshaoying + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档