AC耦合电容pad优化分析7.pdfVIP

  • 26
  • 0
  • 约4.32千字
  • 约 7页
  • 2018-06-10 发布于江苏
  • 举报
AC耦合电容pad优化分析7

AC 耦合电容pad 优化 摘要:从系统角度看,随着系统信号速率25Gbps 即将到来和未来更高高速率的发展,SerDes (高 速串行)信号通道上一个很小阻抗不连续的问题都会带来反射,串扰,模态转换和其它一些影响。这些SI (信号完整性)带来的问题将会使得系统出问题的风险大大增加。AC 耦合电容以往被视为对系统影响很小, 设计比较随意,但随着10Gbps 以及跟高的信号速率,不好的AC 耦合电容设计带来的问题将不可忽视。 关键词:阻抗 SerDes AC 耦合电容 插损 (IL) 回损(RL)共模 1.引言 SERDES (串行信号)差分通道上通常都有AC 耦合电容。每个电容本身,电容的扇出引线和电容换层 过孔都是一个阻抗不连续点。高速串行信号对于阻抗一致性提出非常高的要求,如果阻抗匹配不好将会带 来反射,最后影响整个通道的IL (插损), RL (回损), Jitter (抖动)以及BER (误码率),最终影响整个 通道性能。本文从AC 耦合电容pad 处理以及扇出走线来分析AC 耦合电容的设计对通道SI 影响。 2.AC 耦合电容位置及容值大小 一般来讲AC 耦合电容的位置和容值大小都是由信号的协议或者芯片供应商去提供,对于不同信

文档评论(0)

1亿VIP精品文档

相关文档