- 1、本文档共18页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字逻辑及EDA 设计 个人整理复习资料
第一章:数字逻辑基础
数码:表示基本数值大小所使用的不同数字符号。如十进制有10个数码:0~9;
基数:数制中使用的数码的个数。如十进制基数为10;
位权:数制中某位置上的数字所表示的数值大小。如十进制的435中,4所在位权是100,3的是10,5的是1;
非十进制转换成十进制方法:将非十进制数按位权展开后求和;
十进制数转换成非十进制数:整数部分:不断除以基数取余数,直到商为0,从下到上独取余数;
小数部分:不断乘以基数取整数,从上往下读取整数,直到满足精度
正数的补码与原码相同,负数的补码为其绝对值的原码按位取反,然后加1,即反码加1;
格雷码又称循环码,8421码各位的位权分别是8、4、2、1,余3码是由二进制码加3后形成的;
与非:Y=A*B;或非:Y=A+B;异或:Y=AB+AB;异或非:Y=AB+AB
A+0=A ; A+1=1 ; A⊕0=A ; A⊕1=A ; A+A=1 ; A⊕A=0 ; A⊕A=1 ;
A+BC = (A+B)(A+C)
德·摩根公式:AB=A+B A+B=A*B
并项??? AB+AB=B
吸收法 A+AB=A
消因子法AB+A=A+B
消项法 AB+AC+BC=AB+AC
配项法 利用A+A=A、A+A=1、AB+AC+BC=AB+AC 进行配项进一步简化
公式法化简:把缺少的字母补上后消掉,
卡诺图适合表示6个以内的变量,为避免重复画圈,尽可能从只有较少合并方式的最小项圈起
形如F(A,B,C)= ABC+ABC+ABC+ABC+ABC 的表达式成为标准与或式,其主要特征是每一个乘积项都是最小项,即,标准与或式是最小项之和的表达式
N个变量有2n个最小项
74HC00——2输入与非门:有4个与非门,每个与非门有2个输入端,1个输出端
74HC02——2输入或非门
74HC04——非门
74HC08——2输入与门
74HC32——2输入或门
74HC86——2输入异或门
第二章:组合逻辑电路
74HC148——8-3编码器
输入输出~EI~I0~I1~I2~I3~I4~I5~I6~I7~A2~A1~A0~GS~EO1111110111111111111000000010010010100110100100111011010011111000100111111010100111111110010011111111110174HC138——3-8译码器
输入输出E1E2E3A0A1A2Y0Y1Y2Y3Y4Y5Y6Y7111111111111111111011111111001000011111110011001011111100101011011111001110111011110010011111011100110111111011001011111111010011111111111074HC4511——集成数码显示译码器
有三个控制输入端,分别是锁存使能输入端LE,空白输入控制端 BI,全亮测试控制端 LT
输入输出LEBILTDCBAabCdefg字符011111118010000000X0110000111111000110001011000010110010110110120110011111100130110100011001140110101100101150110110000111160110111111000070111000111111180111001111001
文档评论(0)