- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机体系结构实验报告 (字).doc
计算机体系结构实验报告 (8000字)
华东理工大学
《计算机系统结构》
实验报告
专 业 班 级 姓 名 学 号 成 绩
指导教师
计算机
计算机实验教学中心
实验一
一、 实验名称FIFO先进先出存储器实验
实验地点 一教108 实验日期 2016-4-1
二、 实验目的
掌握FIFO 存储器的工作特性和读写方法。
三、 实验设备
PC 机一台, TD-CMX 实验系统一套。 四、 实验原理
本实验用FPGA 芯片来实现一个简单的8 位×4 的FIFO,本实验用FPGA 芯片来实现一个简单的8 位×4 的FIFO,器件的接口信号如图3-2-1,内部逻辑图如下图3-2-2。
其各信号的功能为:
EMPTY:FIFO 存储器空标志,高电平有效。 FULL:FIFO 存储器满标志,高电平有效。 RST:清FIFO 存储器为空。
FIFOWR:FIFO 存储器写入信号,低电平有效。 FIFORD:FIFO 存储器读信号,低电平有效。 ID0~ID7:FIFO 存储器输入数据线。
OD0~OD7:FIFO 存储器输出数据线。 内部逻辑图设计的顶层原理图如下
:
五、 实验操作及运行结果
按照上述功能要求及管脚说明,进行FPGA 芯片设计,其引脚电路图如
图3-2-4 所示。
关闭电源,按图3-2-5 实验连线图接线。确保接线正确后打开实验系统的电源。
编辑、编译所设计的程序,打开实验系统电源,将下载电缆插入FPGA 单元的JTAG 口,把生成的SOF 文件下载到FPGA 单元中去。
接线图中B03 和B04 是FIFO 空状态、满状态指示信号,分别接到扩展单元指示灯E0、E1 上,用来反映FIFO 当前的状态。注意:系统总清后FIFO 输出的数据是无效的,因为当FIFO 总清后,读计数器的输出被清零,此时多路开关选择输出C0 中的数据,而C0 中的数据是不确定的。当第一次对FIFO 进行写操作后,FIFO 输出的数据开始有效。简单的说,空标志位无效时,FIFO 的输出有效。每读一次,FIFO 的输出改变一次,指向下一个数据。当FIFO满标志有效时,不允许再对FIFO 进行写操作,否则会引起系统错误。
本实验最终结果与预期相同:
按动系统右下脚的CLR 清零开关可使读、写信号计数清零。 这时指示灯E0 亮,表示FIFO 为空。使用CON 单元编号为SD27 到SD20 的开关模拟输入总线给出一个数据,按动时序与操作台单元的开关ST,可将该数写入到FIFO 中。这时指示灯E0 灭,表示FIFO 中已经有数据存在,说明当前FIFO 的输出是有效的;依次写四次后,FULL 满标志置位,这时指示灯E1 亮;然后连续按动开关KK,给出读信号,将顺序读出所存的四个数,扩展总线的数据显示灯EB7 到EB0 显示所读出的数据,四个数全部读出后,EMPTY 空标志置位。
六、 实验中出现的问题和解决方法
这个实验电路连接比较简单,没有遇到接线问题。
本实验关键在于对实验过程的理解,时间主要花在对实验箱熟悉上面,包括输入端口和输出端口对应指示灯的位置的熟悉。
实验二
一、 实验名称 多通路的运算器与寄存器堆设计实验
实验地点 一教108 实验日期 2016-4-17
二、 实验目的
1. 了解多通路的运算器与寄存器堆的组成结构。
2. 掌握多通路的运算器与寄存器堆的工作原理及设计方法。
三、 实验设备
PC 机一台, TD-CMX 实验系统一套。 四、 实验原理
1.ALUREG 单元的结构
ALUREG 单元由运算器和双端口寄存器堆构成,通过不同的控制信号SEL1、SEL0 产生不同结构的运算器。运算器内部含有三个独立运算部件,分别为算术、逻辑和移位运算部件,要处理的数据存于暂存器A 和暂存器B。
SEL0 和SEL1 用于选择运算器和寄存器堆的通路: 当SEL1=0、SEL0=0,ALU 的输出D7?D0、
您可能关注的文档
- 第章工业建筑概论.doc
- 论经济数学在集团企业管理中的运用.doc
- 公差与技术测量指导书解析.doc
- 2017医疗器械实习报告3篇-2017医疗器械实习报告3篇-2017医疗器械实习报告3篇-.doc
- 安全生产技术专业知识 安全生产技术知识点.doc
- 年市政和地方政府学试题及答案.docx
- kV输变电线路工程项目部安全管理制度汇编.doc
- 互换性与技术测量 公差 试题.docx
- 测绘学概论论文(当年此文+).doc
- 西南石油大学油层物理复习资料(Review of oil reservoir physics at Southwest Petroleum University ).doc
- 2017演讲与口才演讲稿(4篇)-2017演讲与口才演讲稿(4篇)-2017演讲与口才演讲稿(4篇)-.doc
- 经济全球化背景下中国矿产资源统一管理战略研究[权威资料].doc
- 《摄影测量学》数字高程模型及其应用(可编辑).doc
- 安全工程管理心理学第一阶段作业( the first phase of safety engineering management psychology).doc
- 关中盆地潜水水文地球化学演化机理[权威资料].doc
- 西部大开发战略下的西北水资源开发、利用与保护【精品论文】.doc
- 自考 劳动力市场学 重点.docx
- 劳动合同法法社会学研究(范本).doc
- 2015年上半年湖南省二级专业结构:砌体结构设计应注意的问题考试题.doc
- 人教版四年级下册语文复习资.doc
文档评论(0)