集成触发器及时序逻辑电路
(1)各触发器均为 D 功能且并行使用。 (2) 1 个触发器能存放 1 位二进制数码。 所以, N 位寄存器由 N 个触发器构成 。 Q0 Q1 Q2 Q3 Q0 Q1 Q2 Q3 FF0 FF1 FF2 FF3 D0 CP C1 C1 C1 1D 1D 1D R R R R D1 D2 D3 C1 1D CR 1D 1D 1D 1D 寄存器的结构特点 2、移位寄存器 在控制信号作用下,既可实现右移也可实现左移。 双向移位 寄 存 器 单向移位 寄 存 器 左 移 寄存器 右 移 寄存器 每输入一个移位脉冲,移位寄存器中的数码依次向右移动 1 位。 每输入一个移位脉冲,移位寄存器中的数码依次向左移动 1 位。 Shift register 用于存放数码和使数码根据需要向左或向右移位。 右移输入 D0 D1 D3 DI D2 右移输出 Q1 1D 1D 1D 1D Q3 Q0 Q2 C1 C1 C1 C1 FF1 FF0 FF2 FF3 移位脉冲 CP 右 移 位 寄 存 器 由 D 触发器构成,为同步时序逻辑电路。 在 CP 上升沿作用下,串行输入数据 DI 被移入 FF0 中;同时,数据逐步被右移。 D0=DI,D1=Q0,D2=Q1,D3= Q2。 DI 右移输入
原创力文档

文档评论(0)