- 1、本文档共143页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电视技术第9章 字电视的接收
图9-23 MB86H21内部结构方框图 3. 开发平台SmartMPEG-DK 富士通的SmartMPEG-DK开发工具提供一种简单有效的方法来评估SmartMPEG芯片,可以加快接收机的开发。 开发工具的软件是为完成简单的机顶盒而准备的。开发工具有两个传送流接口,其中一个适合数字卫星接收用的单片QPSK调谐器评估板MB86A15-DK01,另一个适合MPEG编码评估板 MB86391-E/B。 开发工具为单电源12 V 供电,即插即用,复位后的缺省值是可编程的。开发工具有一个IDE硬盘驱动器连接器、一个7段数码和键盘连接器、两个智能卡连接器, 还有处理器接口UPI、RS232接口UART、Debug接口和USB(Universal Serial Bus,通用串行总线)适配器。开发工具上有32 MB Flash、64 MB SDRAM、 音频DAC和27 MHz晶体。 9.4.4 PNX8310芯片 1. PNX8310芯片简介 飞利浦公司的Nexperia PNX8310系列解复用和信源解码芯片采用了120 MHz、32位MIPS RISC CPU和16位高速存储总线UMA(Unified Memory Architecture),提供一种低价格数字机顶盒和交互电视的直接解决方案,同样适用于中档的FTA(Free-To-Air,免费频道)电视和付费电视。图9-24是其内部结构方框图。 图9-24 PNX8310内部结构方框图 其主要特点有: (1) 支持所有符合DVB/MPEG-2标准的传送。 (2) 专用的传送RISC的解复用引擎使MIPS处理器可以空余出来执行其它任务; DVB解扰适用于大部分DVB付费电视。 (3) 高级的MIPS CPU、 专用硬件、 音频DSP使得组成的数字机顶盒性能优良。 (4) 通过USB1.1host接口和两个230kb/s的UART传送外部数据。 (5) ISO7816智能卡接口适用于一或两种(非同密)条件接收。 (6) 可按NTSC、 PAL或SECAM制式数字编码为模拟视频信号。 (7) 符合ITU-R 656的数字视频接口用于平板显示或有数字视频处理的电视机(100 Hz,逐行扫描)。 (8) 具有SDRAM接口,可接单一的8、16或32 MB SDRAM存储器,还具有MIU(Memory Interface Unit,存储接口单元)。 (9) 高压缩的Flash码被解压缩进入SDRAM中具最佳性能的引导程序。 (10) 支持MIPS(Microprocessor without Interlocked Pipeline Stages, 没有互锁流水线阶段的微处理器,是一种CPU结构体系):40%是精简指令。 9.4 单芯片解复用和信源解码 图9-14 数字电视接收机的解复用和信源解码部分的方框图 9.4.1 SC2000/2005系列 1. SC2000简介 LSILogic公司的SC2000主要包括CPU子系统、解复用子系统、信源解码子系统、混合和编码子系统、接口子系统五部分。图9-15是SC2000组成方框图。 SC2005比SC2000增加了NDS的条件接收模块。 图9-15 SC2000组成方框图 1) CPU子系统 SC2000集成了LSILogic公司高性能的108 MHz、 32位RISC(Reduced Instruction Set Computer, 精简指令集计算机)MIPS(Microprocessor without Interlocked PipelineStages,没有互锁流水线阶段的微处理器,一种CPU结构体系)微处理器核心, 支持32位和16位指令。MIPS精简指令集除了保留与已经存在的32位二进制代码的完全兼容外,还提供高达40%代码大小的精简比率。频繁出现的指令被编码进入16位指令域, 以减少机顶盒中所需要的Flash容量的大小。 2) 解复用子系统 解复用子系统通过信道解码接口接收传输层格式的TS流; 通过PID处理器解析所收到的数据,提取所选择的节目流,音、 视频PES数据,PSI、SI和专用数据;再通过高频解码接口输出音频、视频流。PSI、SI和专用数据被存进外围SDRAM中, 从而能直接被内嵌CPU读取。解复用子系统支持DVB、 Multi2
文档评论(0)