基于VHDL的I2C总线控制核设计与现毕业设计(论文).docVIP

  • 2
  • 0
  • 约1.35万字
  • 约 24页
  • 2018-06-10 发布于浙江
  • 举报

基于VHDL的I2C总线控制核设计与现毕业设计(论文).doc

基于VHDL的I2C总线控制核设计与现毕业设计(论文)

基于VHDL的I2C总线控制核设计与实现 摘 要 从状态机的角度,介绍一种I2C控制核的VHDL设计方法。将其嵌入到FPGA中,用于实现与TMS320C6000系列DSP的接口,并配合DSP的软件完成对视频采集与显示处理系统中数字视频编、解码器工作模式寄存器的配置及其状态查询。着重介绍I2C控制核的总体设计方案,详细描述其内部命令状态机和时序状态机的工作原理及相应的VHDL代码。此外,介绍I2C控制核与DSP相互通信中断处理机制的VHDL实现方法。最后,给出在Xilinx公司的ISE6.1+ModelSimXE5.7c软件平台中进行EDA的综合结果与时序仿真图。 关键词:I2C总线;状态机;FPGA ;VHDL ;DSP ;控制器核 1 引 言 21世纪是信息社会,是知识大爆炸的时代。在今天,社会上大量需求的是全能型的人才,尤其强调综合素质和动手能力的培养,计算机组成原理是一门实践性很强的学科,要求我们在懂得原理的基础上通过亲自动手创新实践,不仅可以加深对课本知识的理解,锻炼我们的动手能力,也为将来分析,设计,开发以及使用计算机打下坚实的基础。 课程设计的目的 在掌握部件单元电路实验的基础上,通过对一个简单计算机的设计,实现五条基本机器指令,以达到对计算机的基本组成、部件的设计、部件间的连接、微程序控制器的设计、微指令和微程序的编制与调试等过程有更深的了解,加深对理论课程的理

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档