《数字逻辑》第3章作业及习题_单选题第六小题已更正版本.pdfVIP

《数字逻辑》第3章作业及习题_单选题第六小题已更正版本.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字逻辑》第3 章作业与习题 一、作业 1)填空题 1.PN 结的单向导电性即正向偏置时 ,反向偏置时 。 2 .三态输出门的输出端可以出现 、 和 三种状态,其主要 用途是可以在 信号线上 轮流传送几个不同的数据或控制信号。 3 .TTL 与非门的两个状态通常称为关态和开态,当输入有一为低电平时,对应 的是 态,此时输出为 ;当输入全为高电平时对应的是 态,此 时输出为 。 4 .TTL 与非门的输入高电平额定值 V = 伏,输入低电平额定值 V = iH iL 伏;额定输出逻辑高电平V = 伏,额定输出逻辑低电平 V = OH OL 伏。(设电源电压 V =+5V ) CC 5 .对于 ECL 、TTL 、CMOS 集成电路,按速度快慢的顺序依次 为 ,按抗干扰能力强弱的顺序依次为 ,按静态功耗低和高的顺序依次为 。 6. 假设VGS(TH)为开启电压,一般在1~3V 范围内,则NMOS 管当 时 截止,当 时导通;PMOS 管当 时截止,当 时 导通。 7. CMOS 反相器是由 作为驱动管, 作为负载管形成了 电 路结构。 2 )单选题 1.硅二极管导通和截止的条件是( )。 ①U ≥0.7V,U 0.5V ②U ≥0.5V,U 0.7V D D D D ③U ≥0.7V,U 0.7V ④U ≥0.5V,U 0.5V D D D D 2 .用电位关系描述晶体三极管工作时的三种状态,正确的可靠工作条件是 1 ( )。 ① 截止区:VBE <0V,放大区:VBC >0V,饱和区:VBC0V 且VBC >0V ② 截止区:VBE <VT ,放大区:VBE >VT 且VBC <0V ;饱和区:VBC <0V ③ 截止区:VBE <0V,放大区:VBE >0.6V,饱和区:VCE≤0.3V ④ 截止区:VBE≤0V ;VBC <0V ;放大区:VBE 0 ,且VBC <0V ;饱和区: VBE≥ 0.7V,且VBC >0V 3 .二极管门电路如下图所示,假定输入变量的值可在0V 和3V 两种电平下 变化,输出和输入之间的正逻辑关系为( )。 ① 与逻辑 ② 或逻辑 ③ 与非 ④ 或非 A

文档评论(0)

189****6140 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档