时钟课程设计报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
时钟课程设计报告

数字电路课程设计 学 院 班 级 姓 名 学 号 成 绩 指导老师 2011年 7 月 7 日 目 录 引言……………………………………………………………(3) 课程设计分析…………………………………………………(4) 1.1设计意义……………………………………………………(4) 1.2设计目的……………………………………………………(4) 1.3设计要求……………………………………………………(4) 二.方案设计………………………………………………………(5) 2.1设计思路…………………………………………………(5) 2.2 方案设计 ………………………………………………(5) 三.单元电路设计…………………………………………………(7) 3.1 555多谐振荡器…………………………………………(7) 3.2秒脉冲发生电路…………………………………………(9) 3.3秒和分计时电路 ………………………………………(9) 3.4小时计时电路…………………………………………(11) 3.5显示电路……………………………………………… (11) 3.6校时电路……………………………………………… (12) 四.调试与检测…………………………………………………(14) 五.总结与体会…………………………………………………(15)六. 元件清单……………………………………………………(16) 七.参考文献……………………………………………………(16) 附录…………………………………………………………(17) 引言 20世纪末,电子技术获得飞速的发展,在其推动下,电子产品几乎渗透了社会den各个领域,有力的推动社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代越来越快。数字时钟已成为人民日常生活不可缺少的必须品,给人民生活、工作、学习、娱乐带来了极大的方便。由于数字集成电路的发展和采用先进的石英技术,数字时钟具有走时准确、性能稳定、体积小、功耗小、等优点。在许多电子设备多被应用到。 一 设计意义及要求 1.1设计意义 (1). 了解数字钟的原理和功能 (2).学会使用555定时器构成脉冲发生器 (3).了解和掌握计数器,译码器和显示器的工作原理和使用方法 (4). 进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法,学会利用数字电路实现数字钟的功能 1.2设计目的 (1)熟悉集成电路的引脚安排 (2)熟悉各芯片的逻辑功能和使用的方法 (3)了解数字时钟的组成和及工作原理 (4)熟悉数字时钟的设计与制作 1.3设计要求 ⑴.设计一个精确的秒脉冲信号产生电路 ⑵.设计60进制、12进制计数器 (3).设计操作方便的校时电路 二、方案设计 2.1 设计思路 数字时钟主要由译码显示器、校准电路、时计数、分计数、秒计数、震荡电路、单次脉冲产生电路。其中电路系统由秒信号发生器、时分秒计数器、译码器及显示器、校准电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度。 系统工作原理:本实验用555构成的电路震荡电路加分频产生一秒的时间脉冲,将秒信号接入秒计数器、秒计数器采用六十进制计数器,每累计六十秒发出分脉冲进位信号,该信号作为分计数器的时间脉冲。分计数器采用六十进制计数器,每累计六十分发出时的脉冲进位信号,该信号作为时计数器的时间脉冲。“时计数器”是一个“12翻1”的特殊进制计数器,即当数字钟运行到12时59分59秒,秒的个位计数器再输入一个秒脉冲时,数字钟自动显示为01时00分00秒。 根据数字钟的设计思路,可以将它分为六个单元电路:振荡器,分频器,校时电路,计数器,译码器和显示器六部分组成。扩展电路有:整点报时。它们之间的连接关系见原理方框图,如图所示: 图1.数字时钟系统框图 由原理方框图可以看出,在整个数字钟电路中,计时电路是主体。它不仅是显示电路的基础,还要与分频器,校时电路,译码电路配合来实现相应的功能。而数字钟的准确性则依赖于由多谐振荡器构成的秒脉冲源的准确性,在连接实物时要将其输出信号的频率控制为1KHz。由设计思路和原理方框图,经Multisim 仿真软件得数字时钟主体图: 图2. 数字时钟整体图 三、单元电路设计 3.1 555多谐振荡电

文档评论(0)

sanshengyuan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档