数字钟电路的仿真测试.pptVIP

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字钟电路的仿真测试

项目二 电源制作 主讲教师:欧阳红 上课班级:电子0802、电子0803 数字钟电路总体设计要求 数字钟的功能要求: (1)基本功能 ①准确计时,以数字形式显示时、分、秒的时间; ②小时的计时要求为“24翻1”,分和秒的计时要求为60进位; ③校正时间。 (2)扩展功能 整点报时。 数字钟单元电路设计及仿真调试 (1)振荡器设计 振荡器是数字钟的核心,振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。如果精度要求不高也可以采用由集成电路定时器555与RC组成的多谐振荡器。这里选用555构成的多谐振荡器,设计振荡频率fo为1KHz,实际电路如图3-1所示。 在Multisim仿真软件中,有555定时器设计向导,可利用该定时器来设计数字钟的振荡器。设计方法如下: 在菜单栏的Tools下选择Circuit Wizards/555 Timer Wizard命令,弹出555定时器设计向导对话框,如图3-2所示,在对话框的左边定义参数,参数定义如图所示,注意:R1和R2的值按软件默认的公式计算,无须修改,建立的电路图中的555定时器为虚拟元件,建好的电路如图3-3所示。 图3-1 555振荡器电路 图3-3 555振荡器仿真电路 图3-2 555定时器设计向导对话框 (2)分频器的设计 分频器的功能主要有两个:一是产生标准秒脉冲信号;二是提供功能扩展电路所需要的信号,如报时用的1KHz的高音频信号和500Hz的低音频信号等。分频器电路 如图3-4所示。 图3-4 分频器电路 (3)分、秒计数器设计 分、秒计数器都为60进制计数器,采用共阴极数码管,译码器采用4511、十进制计数器采用4518等芯片。60进制仿真电路如图3-5所示。 图3-5 60进制计数器 (4)时计时计数器 时计数器是二十四进制。也用4518十进制计数器加反馈清零法来实现。电路如图3-6所示。 图3-6 时计数器电路 (5)校时电路 当显示时间与标准时间不同时,需要另输入频率较秒信号高的信号,使计数器快速达到标准时间值。因此校时电路就是一个当需要校时能够给时、分、秒计数器提供一个快速的计数脉冲的控制电路。 图3-7 数字钟校时电路 (6)整点报时电路 ①要求:在整点差10秒时开始报时,每隔1秒叫一次,一共叫五次,每次为一秒,且前四声为低音,最后一声为高声。 ②方案:用逻辑门组成的控制电路控制从分频电路中取出1KHz信号和500Hz信号分别在59分59秒和59分秒51、53、55、57秒时送至三极管的基极推动喇叭发声。电路如图3-8所示。 图3-8 整点报时电路 数字钟整体电路设计 数字钟整体电路的确定由以上各单元电路组成,组成后的整体电路如图3-9所示。 该数字钟全部采用CMOS集成电路芯片,稳定性高,抗干扰能力强,电源适用范围广。当然也可选用TTL集成电路。下面介绍该电路主要芯片的功能和管脚。 (1)C4518的管脚及功能如图3-10和表3-1所示: 数字钟元器件的选择 清零 1 × × 保持 0 1 保持 0 0 保持 0 × 保持 0 × 计数 0 0 计数 0 1 功能 Cr EN CP 表3-1 C4518十进制计数器功能表 图3-10 C4518管脚排列图 仿真软件中CMOS元件库中的4518芯片图形符号 (2)C4511管脚及功能 CD4511为4-7段锁存译码器/驱动器,功能表及管脚如图3-11和表3-2所示: 图3-11 C4511管脚排列图 锁存 × × × × 1 1 1 相应的字符 D C B A 0 1 1 消隐 × × × × × 0 1 8 × × × × × × 0 显示 D C B A LE BI LT 输 出 输 入 表3-2 C4511功能表 LT:为试灯输入端,低电平有效;LT=0 全亮 BI:为灭灯输入端,低电平有效;LT=1,BI=0 消隐 LE:锁存; 译码显示状态:LT=1,BI=1 LE=0 仿真软件中CMOS元件库中的4511芯片图形符号 (3)数码管和555定时器 L105共阴极数码管和555定时器管脚排列如图3-12所示。共阴极数码管在使用时切忌把数码管的a-g直接接电源,则应在电源和引脚之间串一1千欧左右的限流电阻。 图3-12 数码管、555定时器管脚排列图 仿真软件中显示元件库中的七段共阴极数码管的选择 仿真软件中555芯片的选择在杂项元件组中的定时器系列中 (4)C4011和74LS20与非门 C4011与非门为四2输入与非门、74LS20为双4输入与非门,即芯片的

文档评论(0)

cgtk187 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档