- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA课程的设计的报告篮球竞赛30秒倒计时器
EDA 课程设计报告
学 院 信息工程学院
专业班级 电子信息工程2班
学 号
学生姓名
指导教师
完成日期 2017年9月28日
课 程 设 计 任 务 书
设计题目 设计时间 学生姓名 学号 班级 设计任务及要求:
二、进度安排:
序号
各阶段完成的内容
完成时间
1
查阅相关文献资料、课题调研
2
掌握设计软件、制订进度计划
3
系统方案的比较和选定
2017.9.22
4
画出VHDL设计框图,确定各模块或进程的端口或信号,画出系统的RTL图
2017.9.23
5
编写VHDL代码
2017.9.23-2017.9.25
6
代码调试及仿真
7
下载,系统硬件
2017.9.25-2017.9.28
8
验收
2017.9.28
9
撰写课程设计报告
2017.9.29-2017.10.5
目 录
1.系统设计 5
1.1 系统方案设计 5
1.2 系统RTL图设计 6
1.3 代码编写与调试 7
2. 系统仿真与测试 8
2.1 系统时序仿真与分析 8
2.2硬件下载与测试 9
3. 收获与体会 10
4. 参考文献 11
5. 附录 12
附录1:代码 12
附录2:硬件测试结果图 14
附录3:问题回答记录表 16
篮球竞赛30秒倒计时器
摘 要:
计时器在人类生活中有着非常重要而广泛的应用,古时候人们就开始用沙漏和水漏做定时工具,随着科技和社会的发展,人们开始用全新的方法来改造计时器以达到准确计时的目的。
关键词:
30秒计时器
1.系统设计
.1 系统方案设计
图1-1 30秒计时器系统原理框图
该系统包括秒脉冲发生器、计数器、译码显示电路、辅助时序控制电路(简称控制电路)和报警电路等5个部分构成。其中,计数器和控制电路是系统的主要部分。计数器完成30s计时功能,而控制电路具有直接控制计数器的启动计数、暂停/连续计数、译码显示电路的显示和灭灯功能。为了满足系统的设计要求,在设计控制电路时,应正确处理各个信号之间的时序关系。在操作直接清零开关时,要求计数器清零,数码显示器灭灯。当启动开关闭合时,控制电路应封锁时钟信号CP,同时计数器完成置数功能,译码显示电路显示30s字样;当启动开关断开时,计数器开始计数;当暂停/连续开关拨在暂停位置上时,计数器停止计数,处于保持状态;当暂停/连续开关拨在连续时,计数器继续递减计数。另外,外部操作开关都应采取去抖动措施,以防止机械抖动造成电路工作不稳定。
在经济方面,因为,便于减少CPU的占用时间,减少能耗,从而降低用电成本,同时能节省操作人员的操作时间,提高了效率,也避免了劳动力的浪费
1.2 系统RTL图设计Pin Name Pin Assignment Pin Type clk 53 Input clk_out 4 Output CLR 39 Input ENB 42 Input PLD 43 Input S0[3] 76 Output S0[2] 77 Output S0[1] 79 Output S0[0] 80 Output S1[3] 70 Output S1[2] 73 Output S1[1] 74 Output S1[0] 75 Output WARN 44 Output
1.3 代码编写与调试
在设计初,由于实验箱有时钟输出,因此编程时没有考虑对时钟的编写,重点放在了对控制电路的实现,控制电路是这次课程设计的核心,要充分理解题目的要求,搞清楚各个功能的嵌套及与时钟的关系。最后是译码显示电路,其目的就是将计数的结果完整的显示在数码管上,代码可以参考课本,属于比较简单的内容。
2. 系统仿真与测试
2.1 系统时序仿真
时序仿真前首先要对代码进行编译运行,没有错误之后才可以建立vector
图 1-2
如图,clk为高频时钟输入信号,由于频率过高所以在波形图上显示的为黑线,但可以通过编写的分频计程序将其分频;clk_out为系统内部的时钟总线,其相对于clk显得频率就小了很多,其为实现各个控制功能提供时序;CLR为清零控制端,与时钟信号无关,因此为异步清零,当期为‘1’时,可以看到计数器被清零;PLD为置数端,上升沿触发,因此为同步置数,当其为高电平时,计数器显示‘30’;ENB为使能端,高电平有效,当其为‘1’时,系统开始工作;WARN为警示输出端,当计数满了之后,输出高电平;S0和S1为计数输出,为四位向量,通过译码可以转换为数字在数码管上显示,在波形图上也可以看到从‘30’到‘00’的倒计
您可能关注的文档
最近下载
- 商业秘密保护知识培训.ppt VIP
- 生态学全套配套课件第三版杨持第二章.ppt VIP
- 《向上管理 与你的领导相互成就》读书笔记思维导图.pptx VIP
- 钢结构工程维修施工方案.docx VIP
- 2023年武汉科技大学计算机科学与技术专业《计算机网络》科目期末试卷A(有答案).docx VIP
- 电信春节通信保障应急预案.docx VIP
- 女装设计 全套课件(上).pptx VIP
- 珠海市政府投资项目建设监督管理中心招考合同制职员考前自测高频考点模拟试题(共500题)含答案详解.docx VIP
- 体例格式9:工学一体化课程《小型网络安装与调试》任务4学习任务工作页.docx VIP
- 建筑节能工程监理质量评估报告.pdf VIP
文档评论(0)