- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高速采集统实验报告
电子系统设计实验报告题目:高速数据采集系统作者姓名 指导教师专业班级 自动化1401 学 院 信息工程学院提交日期 2016年01月06日高速数据采集系统姓名专业班级自动化1401设计题目设计一高速数据采集系统,对输入模拟信号为频率、的正弦信号进行采集。采样频率设定为。通过按键启动一次数据采集,每次连续采集128点数据,单片机读取128点数据后在LCD模块上回放显示信号波形。图11高速数据采集系统原理框图系统方案图21高速数据采集系统设计方案由于笔者主要进行FPGA程序设计,所以下面注重介绍FPGA的设计。FPGA模块的设计FPGA主要进行两个方面的作用:1) 接收单片机对高速ADC的控制信号,并对高速ADC进行采集,存储,转换,发送。2) 作为单片机对于LCD、键盘的控制逻辑的设计。FIFO数据缓冲电路的设计图31 FIF0数据缓冲电路的顶层原理图其中fifo0为一个128×8位的数据缓冲器,与队列概念相像。TSB为一个三态缓冲器。fifo0写端口的数据线与高速A/D转换器的数据线直接相连,FIFO写时钟和高速AD转换器采用同一时钟信号CLK0(我使用数码管的CLKIN)。fifo0的读端口与单片机并行总线相连。由于FIFO的数据输出端口没有三态输出的功能,为了能与单片机数据总线相连,数据输出端口采用了三态缓冲器。fifo0的仿真结果如3-2所示:图32fifo0仿真结果其中,为了方便仿真,我将128×8的FIFO换成了16×8的FIFO。从仿真结果可以看出,当wrreq为高电平时,开始采集数据。当wrclk上升沿采集数据后,FIFO满了,wrfull置高电平。从FIFO的前两个字节是无效的。当读到第三个字节时,wrfull从高电平到低电平。三态缓冲器TSB仿真结果如图3-3所示:图33TSB仿真结果从仿真结果可以看出,当EN为低电平时,do为高阻态,当EN为高电平,do等于di。LCD与键盘电路设计LCD与键盘顶层原理图如图3-4所示。我根据电路原理图取消了RC振荡电路顶层原理图(没有外层电路)和单片机与LCD的复位连接(其中LCD与单片机复位已经电路连接了)图34 LCD与键盘顶层原理图此次的LCD与键盘电路非此次重点,不再过多描述。实验感受非常遗憾,在写此次实验报告时,由于时间条件有限,实验并没做出结果。但通过设计了FPGA模块,我基本已经把实验板的电路连接,模块的拼接和软件的使用十分的熟练。我对于单片机的学习一直有着热情。这次最大的收获是解决了一直以来困惑自己的单片机外围模块的使用和理解。将FPGA作为一个单片机的外围芯片对我的单片机的使用方式又一个自己观念的刷新。FPGA有非常灵活的设计方式,能够将一些逻辑通过电路的形式表现出来。
文档评论(0)