电子技术基础数字部分(第五版)(康华光)第3篇习题.pptVIP

电子技术基础数字部分(第五版)(康华光)第3篇习题.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数制转换 第3章习题 3.1.5 3.1.7 3.1.9 3.2.2 3.6.7 3.1.5 为什么说74HC序列CMOS门电路+5V电源工作时,下列四种接法都属于逻辑0,(1)输入端接地; (2)输入端接低于1.5V的电源; (3)输入端接同类与非门的输出低电平0.1V; (4)输入端通过10kΩ电阻接地。 解:对于 74HC门电路VOL(max) =0.1V, VIL(max) =1.5V (1) vI = 0V VIL(max)= 1.5V,属于逻辑0 (2) vI 1.5V =VIL(max) ,属于逻辑0 (3) vI = 0.1V VIL(max)= 1.5V,属于逻辑0 (4) CMOS管道栅极电流非常小,通常小于1uA,在10kΩ电阻压降小于10mV,即vI 0.01V VIL(max)= 1.5V,属于逻辑0 第3章习题 3.1.7 求所示电路的逻辑表达式。 解:如图3个漏极开路门线与 第3章习题 解: (1)CS为1有效,CSi=1第i个三态门选通,总线上数据为Di。分时地使CS1、CS2、… CSn分别为1,使对于三态门的数据分时送到总线上; (2)CS信号不能有两个或两个以上有效,否则,总线上数据会冲突; (3)所有CS信号都无效,总线处于高阻状态。 3.1.9 如图所示n个三态门作总线传输,D1、D2、… Dn为数据输入端,CS1、CS2、… CSn为片选信号输入端,试问:(1)CS信号如何进行控制,以便输入数据正常传输;(2)CS信号能否有两个或两个以上有效,若如此会怎样? (3)CS 均无效,总线处于什么状态? 第3章习题 3.2.2 为什么说TTL与非门的输入端在以下列四种接法下都属于逻辑1,(1)输入端悬空; (2)输入端接高于2V的电源; (3)输入端接同类与非门的输出高电平3.6V; (4)输入端通过10kΩ电阻接地。 第3章习题 解:TTL门VOH(min) =2.7V, VIH(min) =2V 关键vB1≥2.1V?是,属于逻辑1 (1) vI 悬空,vB1 =2.1V,属于逻辑1 (2) vI 2V = VIH(min),属于逻辑1 (3) vI = 3.6V VIH(min) = 2V,属于逻辑1 (4) Rb1 =4kΩ, R =10kΩ, vI 2V = VIH(min)属于逻辑1 vB1 3.6.7 设计一发光二极管( LED )驱动电路,设LED的参数为:VF =2.5V, ID=4.5mA;若VCC =5V,当LED发光时,电路的输出为低电平,选用集成门电路的型号,并画出电路图。 解:设计驱动电路如图所示 选用74LS04反相器作为驱动器件 74LS04:IOL(max)=8mA, VOL(max) =0.5V 计算限流电阻R 第3章习题 取R为510Ω * *

文档评论(0)

187****5045 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档