微型计算机原理和接口技术第9章 DMA技术及DMA控制器.pptxVIP

微型计算机原理和接口技术第9章 DMA技术及DMA控制器.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微型计算机原理和接口技术第9章 DMA技术及DMA控制器

微型计算机原理与接口技术(第二版) 第9章 DMA技术及DMA控制器 9.1 直接存储器存取(DMA)技术概述 9.2 可编程DMA控制器8237A 9.3 DMA技术在微型计算机系统中的应用 习题与思考 学习目标 9.1 直接存储器存取(DMA) 技术概述 9.1.1 DMA控制器的基本功能 9.1.2 DMA控制器的一般结构 9.1.3 DMA控制器的工作方式 9.1.4 DMA操作过程 9.1.1 DMA控制器的基本功能 能接受CPU的编程,以便进行功能设定。 能接收I/O接口的DMA请求,并向CPU发出总线请求信号,请求总线控制权。 CPU响应总线请求之后,DMAC能接管总线的控制,进入DMA传送过程。 能实现有效的寻址,即能输出地址信息并在数据传送过程中自动修改地址指针。 能向内存储器和I/O接口发出相应的读/写控制信号。 能控制传送数据的字节数,判定DMA传送是否结束。 DMA结束时能释放总线,恢复CPU对总线的控制。 9.1.2 DMA控制器的一般结构 9.1.3 DMA控制器的工作方式   每次DMA操作只传送一个字节。   每次DMA操作连续传送一组数据。   类似于块传送方式,只是当外设发来的DREQ无效时暂停DMA操作,有效时继续。   这种方式可以扩展系统中的DMA通道数量。 (1)单字节传送方式 (2)块传送方式(组传送方式) (3)请求传送方式 (4)级联传送方式 9.1.3 DMA控制器的工作方式 9.1.4 DMA操作过程 (以数据由外部设备向存储器输入为例) 9.2 可编程DMA控制器8237A 9.2.1 8237A的主要特性 9.2.2 8237A的内部结构 9.2.3 8237A的引脚功能 9.2.4 8237A的操作方式 9.2.5 8237A的编程 9.2.1 8237A的主要特性 9.2.2 8237A的内部结构 9.2.2 8237A的内部结构 1.时序与控制逻辑 2.优先级编码及控制逻辑 3.命令控制逻辑 4.数据和地址缓冲器组 5.内部寄存器组   8237A从态时受CPU的控制,时序与控制逻辑电路接受系统送来的时钟、复位、片选和读/写控制等信号,完成相应的内部控制操作。     8237A主态时,向存储器或I/O接口发出读/写等各种控制信号。   根据CPU对8237A初始化时的设置要求,对同时提出DMA请求的多个通道进行优先级次序裁决,以确定优先级最高的通道。   优先级高的设备在服务时,其他低级别的通道请求均被禁止,直至高优先级通道的服务结束。    8237A从态时,DB7~DB0用于传输CPU要对其读/写的数据信息,主态时用于向存储器送出高位地址。   引脚A7~A4、A3~A0为地址线,在主态时用于向存储器送出低位地址,从态时CPU通过A3~A0引脚对8237A进行内部寄存器选择。    8237A内部有4个DMA通道,每个通道各有一个16位的基地址寄存器、基字节计数器、当前地址寄存器、当前字节计数器,及一个6位的工作方式寄存器。   片内还有可编程的命令寄存器、屏蔽寄存器、请求寄存器、状态寄存器和暂存寄存器各1个,不可编程的计数暂存器和地址暂存器各1个。 名称 位数 数量 CPU访问方式 名称 位数 数量 CPU访问方式 基地址寄存器 16 4 写 命令寄存器 8 1 写 基字节计数器 16 4 写 工作方式寄存器 6 4 写 当前地址寄存器 16 4 读/写 屏蔽寄存器 4 1 写 当前字节计数器 16 4 读/写 请求寄存器 4 1 写 地址暂存器 16 1 不能访问 状态寄存器 8 1 读 计数暂存器 16 1 不能访问 暂存寄存器 8 1 读 9.2.3 8237A的引脚功能 9.2.4 8237A的操作方式 1.8237A的操作周期 从时序上看,8237A可以有2个操作周期: 空闲周期(从态) 有效周期(主态),有效周期又称DMA周期 9.2.4 8237A的操作方式 2.8237工作方式 3.8237传送类型 DMA读:将数据由存储器传送到外设。 DMA写:将数据由外设传送到存储器。 DMA校验:一种空操作,产生时序、产生地址信号,但不进行传送,而外设可以利用这样的时序进行DMA校验。 9.2.5 8237A的编程 1.8237A内部寄存器的主要功能及格式 (1)基地址寄存器 9.2.5 8237A的编程   每个通道各有一个16位的基地址寄存器,用于存放本通道DMA传送时的存储器起始单元地址,在8237A初始化时由CPU写入。 (2)当前地址寄存器   在初始化编程时,CPU向基地址寄存器写入的内容,同时也被写入当前地址寄存器。   每次DMA传送后,当前地址寄存器内容自动增1(或减

文档评论(0)

189****7685 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档