- 1、本文档共9页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第章 脉冲波形的产生与变换
?
本章要求 了解集成定时器的工作原理,了解用集成定时器组成的单稳态触发器和多谐振荡器的工作原理。
本章 在数字电路或系统中,常常需要各种脉冲波形,例如时钟脉冲、控制过程的定时信号等。这些脉冲波形的获取,通常采用两种方法:一种是利用脉冲信号产生器直接产生;另一种则是通过对已有信号进行变换,使之满足系统的要求。本章以中规模集成电路555定时器为典型电路,主要讨论555定时器构成的施密特触发器、单稳态触发器、多谐振荡器以及555定时器的典型应用。
教学手段 在课堂教学中,多采用黑板粉笔、电子教案和实物投影相结合的方式电子教案中包含讲课的梗概、要点、元器件结构、基本电路、电路的演变等等,具有系统性,可以成为学生课后复习的参考资料。“粉笔+黑板”的传统方式具有其独特的灵活性。教师在课堂上如果只是照本宣科,即使是非常好的教案也缺乏生气。同一内容与不同授课对象交流,将会碰撞出不同的火花,这种即兴的东西往往使学生和老师均受益匪浅,而“粉笔+黑板”是最好的表述方式。此外,还可以通过实物投影增强学生的感性知识。这样,使得课堂教学生动。
本章学时 学时
555集成定时器
本节学时 学时
本节重点 555集成定时器电路组成及基本功能
教学内容
555定时器是一种应用极为广泛的中规模集成电路。该电路使用灵活、方便,只需外接少量的阻容元件就可以构成单稳、多谐和施密特触发器。因而广泛用于信号的产生、变换、控制与检测。????目前生产的定时器有双极型和CMOS两种类型,其型号分别有NE555(或5G555)和C7555等多种。它们的结构及工作原理基本相同。通常,双极型定时器具有较大的驱动能力,而CMOS定时器具有低功耗、输入阻抗高等优点。555定时器工作的电源电压很宽,并可承受较大的负载电流。双极型定时器电源电压范围为5~16V,最大负载电流可达200mA;CMOS定时器电源电压范围为3~18V,最大负载电流在4mA以下。
一、电路组成
图12.1-1为555集成定时器555定时器的电气原理图和电路符号,其由五个部分组成:
(1)由三个阻值为5kΩ的电阻组成的分压器;
(2)两个电压比较器C1和C2:
v+>v-,vo=1;
v+<v-,vo=0。
(3)基本RS触发器;
(4)放电三极管T及缓冲器G。
图12.1-1 555定时器的电气原理图和电路符号
(a)原理图 (b)电路符号
二、基本功能
当5脚悬空时,比较器C1和C2的比较电压分别为和
(1)当vI1,vI2时,比较器 C1输出低电平,C2输出高电平,基本RS触发器被置0,放电三极管T导通,输出端vO为低电平。
(2)当vI1,vI2时,比较器 C1输出高电平,C2输出低电平,基本RS触发器被置1,放电三极管T截止,输出端vO为高电平。
(3)当vI1,vI2时,比较器 C1输出高电平,C2也输出高电平,即基本RS触发器R=1,S=1,触发器状态不变,电路亦保持原状态不变。
由于阈值输入端(vI1) 为高电平()时,定时器输出低电平,因此也将该端称为高触发端(TH)。
因为触发输入端(vI2)为低电平()时,定时器输出高电平,因此也将该端称为低触发端(TL)。
如果在电压控制端(5脚)施加一个外加电压(其值在0~VCC之间),比较器的参考电压将发生变化,电路相应的阈值、触发电平也将随之变化,并进而影响电路的工作状态。
另外,RD为复位输入端,当RD为低电平时,不管其他输入端的状态如何,输出vo为低电平,即RD的控制级别最高。正常工作时,一般应将其接高电平。
表12.1—1 555定时器功能表
阈值输入(vI1) 触发输入(vI2) 复位(RD) 输出(vO) 放电管T
× × 0 0 导通
1 1 截止
1 0 导通
1 不变 不变
由电路框图和功能表可以得出如下结论:
1.555定时器有两个阈值,分别是 和 。
2.输出端3脚和放电端7脚的状态一致,输出低电平对应放电管饱和,在7脚外接有上拉电阻时,7脚为低电平。输出高电平对应放电管截止,在有上拉电阻时,7脚为高电平。
3.输出端状态的改变有滞回现象,回差电压为 。
4.输出与触发输入反相。
掌握
您可能关注的文档
- 等离子弧焊接的材料、装配、工艺及缺陷形式.doc
- 等腰三角形教案第二课时.doc
- 自然科学概论03宇宙.ppt
- 腐败及反腐败的经济学思考.doc
- 第四章电与磁复习--浙教版.ppt
- 第四章复式记账应用.ppt
- 股票市场分割及其消除理论及探讨.doc
- 综合题-动量与能量(下).ppt
- 组合数学课件第四章第二节 贝恩塞特Burnside引理.ppt
- 航空公司服务营销.doc
- 2024年头灯资金筹措计划书代可行性研究报告.docx
- 2024年澳代巴豆酸乙酯资金需求报告代可行性研究报告.docx
- 2024年水污染防治设备资金筹措计划书代可行性研究报告.docx
- 2024年纸卷包装输送系统资金申请报告代可行性研究报告.docx
- 2024年湿疹药物资金申请报告代可行性研究报告.docx
- 2024年家用通风电器具资金筹措计划书代可行性研究报告.docx
- 2024年数字模拟混合输出仪表通讯模板资金申请报告代可行性研究报告.docx
- 2024年计算器及货币专用设备资金需求报告代可行性研究报告.docx
- 2024年手工制纸及纸板项目投资申请报告代可行性研究报告.docx
- 2024年抗生素类药物资金筹措计划书代可行性研究报告.docx
文档评论(0)