电工DA转换.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电工DA转换

第23章 模拟量和数字量的转换 第23章 模拟量和数字量的转换 23.1 数–模转换器 一、T型电阻网络D? A转换器 转换原理 二、倒T型电阻网络D? A转换器 23.1.3 DAC0832 D/A转换器 (1)DAC0832性能 一个8位D/A转换器 电流输出方式 稳定时间为1μs 采用20脚双立直插式封装 同系列芯片还有 DAC0830、DAC0831 (2)DAC0832工作原理 DAC0832的原理框图及引脚上图所示。DAC0832主要由8位输入寄存器、8位DAC寄存器、8位D/A转换器以及输入控制电路四部分组成。8位输入寄存器用于存放主机送来的数字量,使输入数字量得到缓冲和锁存,8位DAC寄存器用于存放待转换的数字量,均由主机加以控制;8位D/A转换器输出与数字量成正比的模拟电流;由与门、非与门组成的输入控制电路来控制2个寄存器的选通或锁存状态。 DI0-DI7:数据输入线,其中DI0为最低有 效位LSB ,DI7为最高有效位MSB。 CS:片选信号,输入线,低电平有效。 WR1:写信号1,输入线,低电平有效。 ILE:输入允许锁存信号,输入线,高电平有效 当ILE、 WR1和CS同时有效时,8位输入寄存器端LE1为高电平1,此时寄存器的输出端Q跟随输入端D的电平变化;反之,当LE1端为低电平0时,原D端输入数据被锁存于Q端,在此期间D端电平的变化不影响Q端。 XFER(Transfer Control Signal):传送 控制信号,输入线, 低电平有效。 IOUT1:DAC电流输出端1,一般作为运算 放大器差动输入信号之一。 IOUT2:DAC电流输出端2,一般作为运算放大器 另一个差动输入信号。 Rfb:固化在芯片内的反馈电阻连接端,用于 连接运算放大器的输出端。 VREF:基准电压源端,输入线,?10VDC~?10VDC。 VCC:工作电压源端,输入线,?5VDC~?15VDC。 当WR2和XFER同时有效时,8位DAC寄存器端为LE2高电平“1”,此时DAC寄存器的输出端Q跟随输入端D也就是输入寄存器Q端的电平变化;反之,当LE2端为低电平“0”时,第一级8位输入寄存器Q端的状态则锁存到第二级8位DAC寄存器中,以便第三级8位DAC转换器进行D/A转换。 一般情况下为了简化接口电路,可以把WR2和XFER直接接地,使第二级8位DAC寄存器的输入端到输出端直通,只有第一级8位输入寄存器置成可选通、可锁存的单缓冲输入方式。 特殊情况下可采用双缓冲输入方式,即把两个寄存器都分别接成受控方式。 (4)DAC0832接口电路 23.2 模–数转换器 23.2.1 逐次逼近式A/D转换器 1. 转换原理 2. 转换过程 逐次逼近转换过程示意图 23.2.2 A/D 变换器的主要技术指标 ADC0809八位A/D转换器 GND C B A - + + 8 通 道 模 拟 开 关 比较器 逻辑控制 逐次逼近 寄存器 D/A转换器 地址锁存 译 码 器 三态输出锁存器 UDD UR(+) UR(-) D7 D0 D6 D5 D4 D3 D2 D1 IN7 IN6 IN5 IN4 IN3 IN2 IN1 IN0 ALE EOC START CLOCK OE IN0-IN7:8路模拟量输入引脚 REF(+)、REF(-):参考电压输入 D7—D0:八位数字量输出端。D0为最低位(LSB),D7为最高位(MSB) CLK:时钟信号输入端,不高于640KHz。 GND:接地端 VCC:电源+5V START:A/D转换启动信号输入端 ALE:地址锁存允许信号输入端 (以上两个信号用于启动A/D转换) EOC:转换结束信号输出引脚,开始转换时为低电平,当转换结束时为高电平。 OE:输出允许控制端,用以打开三态数据输出锁存器。 A、B、C:地址输入线,经译码后可选通IN0-IN7八通道中的一个通道进行转换。 ADC0809管脚功能 下一页 总目录 章目录 返回 上一页 23.1 数—模转换器 23.2 模―数转换器 本章要求 1. 了解数-模、模-数转换的基本概念和转换原理。 2. 了解数-模、模-数转换常用芯片的使用方法。 数–模(D/A)转换器的任务是将数字量转换成模拟量,它是数字信号和模拟仪器的接口。根据其性能不同,类型也比较多。 分析输入数字量和输出模拟电压Uo之间的关系 T型网络开路时的输出电压UA即是反相比例运算电路的输入电压。 反相比例 运算电路 T型电 阻网络 2R A +UR S2 S0 S1 S3 2R 2R 2R 2R

文档评论(0)

cgtk187 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档