基于dsp配变监测终端硬件设计.pptVIP

  • 3
  • 0
  • 约1.07千字
  • 约 10页
  • 2018-06-22 发布于福建
  • 举报
基于dsp配变监测终端硬件设计

电子信息工程 Dsp的配变监测终端作为配电自动化系统的底层单元,它是一种能够对电力变压器的电压、电流、功率、谐波等多种电力参数进行实时采集与处理,并通过通信网络与配网自动化系统相连,上报检测的各种数据的智能化监测装置是确保电网安全和电能质量的重要措施。 本文介绍了以TMS320F206高性能数字信号处理器为核心的配电变压器智能监测终端的主要性能与硬件设计,着重讲述了电量采集与数据处理的实现方法,研制了一种基于DSP(TMS320F206)和CPLD(XC95108)技术的新型配变监测终端的装置。 论文题目简述及研究内容 本课题根据电力系统中数据采集和处理的特点,用CPlD和DSP控制采样的高速A/D转换器完成信号的数据采集;并用CPLD实现部分控制功能,即如何解决缺相检测,采样脉冲产生,地址译码,键盘抖动和重建等问题;通讯部分由RS485或CAN提供了用户接口。 论文的最后总结了系统设计和调试过程中硬件注意事项,并分析了系统的误差。 本课题的主要任务 本文针对现代监测系统的要求,将首先讨论本设计的产生和应用背景,然后讨论电网参数监测的集成系统的实现原理,接下来将主要讲述如何设计一种基于DSP和CPLD的监测装置,其中将详细讨论DSP的设计原理、可编程器件CPLD原理和设计实现,在文章的最后将总结在具体设计和调试过程中应该注意的问题并给出系统的误差分析。 接下来就要确定配变监测终端的基本原理及配电监测终端主要性能,根据设计要求确定DSP配变检测终端硬件设计的基本电路原理图如图1所示。 设计思路与方案 图1 配变监测终端硬件设计图 从开始着手论文到现在,差不多两个月了。在此期间我翻阅了大量的参考资料,主要根据上述硬件原理图1确定用到的各部分电路所用满足设计中要求的参数,及各自所实现的电路功能,完成了部分电路的设计符合要求的条件。本设计硬件原理图主要有过零比较器﹑模数转换、看门狗电路等十部分电路组成,现已基本上完成硬件电路的设计。 现价段论文进展汇报 3.11 看门狗电路图 本论文接下来将确定CPLD芯片采用XC95108,它主要解决的是缺项检测、地址译码、键盘抖动和重建等问题。 论文最后解决的是TMS320F206硬件设计时的注意小结和硬件调试时的注意细节。另外,还分析了系统过程中的实验测试的结果及误差分析。 Thanks

文档评论(0)

1亿VIP精品文档

相关文档