广东工业大学数字电子技术试卷2.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
广东工业大学数字电子技术试卷2

试卷二 一? 填空题: (每空 2 分,共 16 分) 1 、十进制数 27.25 对应的二进制数为 ,十六进制数为 。 2 、二进制数 1000111 对应的 8421BCD 码为 。 3 、逻辑函数 的反函数 ,对偶函数 F ′ = 。 4 、有一个容量为 256 × 4 位的 ROM ,该 ROM 有 个存储单元, 根地址线。 5 、题 5 图所示电路中,若输入时钟脉冲 CP 的频率为 40kHz ,则输出 Z 的频率为 。 题 5 图 二、 选择题: 在每小题的四个备选答案中选出一个或多个正确答案,并将其代号写在题中的括号“【 】”内。(每小题 2 分,共 12 分) 6 、在下列逻辑电路中,不是组合逻辑电路的有 。 . 译码器 . 编码器 . 全加器 . 寄存器 7 、题 7 图所示各电路中,能正常工作的是 。 题 7 图 ? 《数字电子技术》试题 A( 共 5 页 ) 第 1 页 8 、题 8 图 所示 TTL 电路中,若开门电阻 ,关门电阻 ,能实现逻辑功能 的电路是 。 题 8 图 9 、题 9 图所示电路中,能完成 逻辑功能的电路是 。 题 9 图 10 、用 ROM 实现逻辑设计时,要求 ROM 的与阵列必须产生 。 变量的 个最小项 变量的 个或项 变量的 个与项 变量的 个或项 11 、构造一个十进制加法计数器,至少要用 JK 触发器。 . 3 个 . 4 个 . 5 个 . 10 个 三、分析与设计题 (共 72 分) 12 、将下列逻辑函数化简为最简与或式(方法不限,但要写出化简过程。共 6 分) ?? ? ? ? ?? ,约束条件为 。 ? ? ? ? 《数字电子技术》试题 A( 共 5 页 ) 第 2 页 13 、某双 4 选 1 数据选择器的功能如下表,接成如题 13 图 所示的电路。分析电路功能,写出输出逻辑函数 的表达式,用最小项之和 的形式表示。(共 8 分) 4 选 1 选择器功能表 题 13 图 选通 地 址 输出 1 × × 0 0 0 0 0 0 1 0 1 0 0 1 1 试卷二 14 、写出题 14 图( )所示电路的次态函数(即 ),并画出在题 14 图( )给定信号作用下 的电压波形。假定触发器的初始状态为 0 。(共 6 分) ( ) ( ) 题 14 图 15 、时序电路如题 15 图 ( a ) 所示 ( 设初始状态 ) 。(共 12 分) ( 1 ) 写出电路的驱动方程和状态方程 ; ( 2 )画出状态转换图(表); ( 3 )对应给定的时钟脉冲 CP ,画出 的波形于图 ( b ) 中; ( 4 )说明电路是几进制计数器。 ( a ) ( b ) 题 15 图 《数字电子技术》试题 A( 共 5 页 ) 第 3 页 16 、 某同学用 555 定时器接成一个单稳态触发器如题 16 图所示,经检查发现有几处错误,请指出错误所在;若照原图不改动,会在输出端得到什么样的波形?(共 10 分) ? 题 16 图 ? 17 、某权电阻网络 D/A 转换器如题 17 图所示。图中,当 时,相应模拟开关 置于位置 1 ;当 时,开关 置于位置 0 。(共 10 分) ?? 求 与数字量 之间的关系式; ?? 若 = 6V ,求出当 = 0001 和 1110 时,输出 的值; ?? 设计数器的初始状态为 0000 ,当输入连续计数脉冲时,画出输出电压 的波形图。 题 17 图 ? ? ? ? ? 《数字电子技术》试题 A( 共 5 页 ) 第 4 页 18 、 试用 3 线 -8 线译码 器 74LS138 和与非门设计一个 1 位二进制全加器 。输入为被加数、加数和来自低位的进位;输出为两数之和及向高位的进位信号。 74LS138 的功能见题 18 表。 (共 10 分) ( 1 )列出全加器的真值表,并写出输出逻辑表达式; ( 2 )在题 18 图中 画出连线 。 题 18 表 3 线 -8 线译码器 74LS138 的功能表 输 入 输 出 A B C 1 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 1 1 0 1 0 1 1 1

文档评论(0)

qwd513620855 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档