数字调制与解调的集成器件学习.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字调制与解调的集成器件学习

数字调制与解调的集成器件学习选取AD9831AST 带10位D/A,50MHz主频直接数字同步调制器(工业级)PQFP这是一款直接数字频率合成器(DDS)器件,芯片上集成有一个相位累加器、一个正弦表和一个10位的D/A转换器,能够进行信号的相位和频率调制,其时钟频率最高可达25MHz,性能非常强大。配合相应算法及程序可以发出单频、FSK、PSK等多种规则信号和一些专用特殊信号。特征: 电源:3V / 5 V 速度:25 MHz 片上正弦查找表 片上10位DAC 并行加载 断电期权 SFDR:72dB 功率消耗:125毫瓦(5 V) 功率消耗:40毫瓦(3 V) TQFP:48引脚应用: DDS的调谐 数字解调 概述: 这DDS的设备是数控振荡器采用一个相位累加器,正弦查找表和一个10位D /单个CMOS芯片上集成的一个转换器。调制功能是提供了相位调制和频率调制。 时钟速率高达25 MHz的支持。频率精度可以控制在一个部分40亿美元。调制是通过加载影响通过并行微处理器接口寄存器。 一个省电引脚允许一个外部控制省电模式。该器件提供48引脚TQFP封装。DDS信号通过一个单运放简单低通平滑滤波器电路输出,该电路同时对AD9831起到保护作用。使用中应注意DDS输出不可短路。通过控制AD9831内部两个32位频率寄存器可以控制其输出信号的频率,通过控制其内部四个12位相位寄存器可以控制输出信号的相移。这六个寄存器的功能和地址由表2和表3给出。注意AD9831只有16根数据线,在对32位频率寄存器进行操作时需分高16和低16位两部分进行。其中,频率寄存器与输出信号频率,相位偏移寄存器与输出信号偏移量的对应关系由式1和式2给出。功能框图AD9831-规格1(VDD=+3.3V±10%;+5V±10%;AGND=DGND=0V;TA=TMNtoTMAX;REFIN=REFOUT;RSET=3.9kΩ;RLOAD=300Ωfor IOUT unless otherwise noted)参数AD9831A单位测试条件/评论DAC的规格信号分辨率更新速率(fMAX)满量程输出电流(IOUT) 输出规范DC精度 积分非线性 差分非线性1025451.5±1±0.5BitsMSPS 额定值mA 额定值mA 最大值V 最大值LSB 典型值LSB 典型值DDS的规格2动态规范信噪比总谐波失真无杂散动态范围(SFDR)3窄带(± 50kHz)宽带(± 2MHz)时钟馈通唤醒时间4断电期权50-53-72-70-50-601YesdB 最小值dBc 最大值dBc 最小值dBc 最小值dBc 最小值dBc 典型值ms 典型值fMCLK=25 MHz,fOUT=1 MHzfMCLK=25 MHz,fOUT=1 MHzfMCLK=6.25 MHz,fOUT=2.11 M5 V电源3 V电源电压基准 内部参考电压@+25 ℃ TMIN至TMAXREFIN输入阻抗TC参考REFOUT输出阻抗1.211.21±7 典型值V 最小值/最大值MΩ 典型值ppm/℃ 典型值Ω 典型值逻辑输入VINH,输入高电压VINL,输入低电压IINH,输入电流CIN,输入电容VDD-0.90.91010V 最小值V 最大值μA 最大值pF最大值电源AVDDDVDDIAAIDDIAA+IDD5低功耗的睡眠模式62.97/5.52.97/5.5122.5+0.33/MHz15241V 最小/V最大值V 最小/V最大值mA 最大值mA 典型值mA 最大值mA 最大值mA 最大值5V电源5V电源3V电源5V电源REFOUT和AGND的1MΩ电阻测试得AD9831具有50 pF的容性负载。该器件可工作在较高的电容负载,但是模拟输出幅度将被衰减。例如,一个5 MHz输出信号将被衰减3分贝, 负载电容等于85 pF。图 SEQ 图 \* ARABIC 1测试电路与测试哪些规格时序特性(VDD=+3.3V±10%;+5V±10%;AGND=DGND=0V,unless otherwise noted)参数限制在TMIN到TMAX之间(A版)单位测试条件/评论t1t2t3t4*t4A*t5t6t7t8t9*t9A*t10401616888t15388t1ns 最小值ns 最小值ns 最小值ns 最小值ns 最小值ns 最小值ns 最小值ns 最小值ns 最小值ns 最小值ns 最小值ns 最小值MCLK周期 MCLK高电平持续时间 MCLK低电平持续时间 上升沿至MCLK上升沿上升沿晚于MCLK上升沿脉冲宽度连续脉冲之间的时间数据/地址建立时

文档评论(0)

almm118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档