苏教版数学一年级下册第四单元两位数加一位数(不进位)课件.pptVIP

苏教版数学一年级下册第四单元两位数加一位数(不进位)课件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
苏教版数学一年级下册第四单元两位数加一位数(不进位)课件

微机原理及应用;第2章 微型计算机中的微处理器;第1主题问题 8086/8088CPU的编程结构;8086/8088CPU的内部结构;8086/8088CPU的内部结构;算术逻辑单元(运算器) 8个通用寄存器 1个标志寄存器 EU部分控制电路;总线接口部件BIU的组成及作用;指令队列缓冲器;8086的指令执行顺序;8086/8088CPU的内部(可编程)寄存器;1. 数据寄存器;2. 段寄存器;3. 地址指针寄存器;4. 变址寄存器; IP寄存器 —— 指令指针寄存器,总是存放着下一次要取出执行的指令的偏移地址 与CS结合使用,形成指令实际的物理地址 用户不能直接更新使用,只能由系统自动更新;部分寄存器一般用途示意;6. 标志寄存器;标志寄存器各标志位的意义;标志寄存器置位问题;运算对标志位的影响的例;运算对标志位的影响的例;第2主题问题 8086/8088的存储器组织 ;存储器的组织;字节数据与字数据的存储;存储器中数据的存储方式 ;规则字与非规则字;在8086系统中,往往将其可寻址的1MB存储器分为两个物理上独立的存储体;即奇地址存储体和偶地址存储体,各为512 KB;◆奇地址存储体与系统高8位数据总线(D15~D8)相连,偶地址存储体与系统低8位数据总线(D7~D0)相连 ◆读/写偶地址体时,数据从低8位数据总线上传送 ◆读/写奇地址体时,数据从高8位数据总线上传送 特别提示:关注BHE、A0和SEL信号;8086存储器的分体结构;读/写一个字节数据: 如果BHE=1,表示要读/写偶地址存储体,发送偶地址; 此时A0=0, DB8 -- DB15上的数据将被忽略 如果BHE=0,表示要读/写奇地址存储体;发送奇地址; 此时A0=1, DB0 -- DB7上的数据将被忽略;读/写一个规则字数据: ▼ 该字数据的地址是从偶地址开始的;发送该字数据的地址(一定是偶地址A0=0),同时令信号BHE=0,则只须执行一个总线读/写周期,便可一次完成对该字的读/写操作 低位数据线上读写低字节数据 高位数据线上读写高字节数据;读/写一个非规则字数据: ▼ 该字数据的地址从奇地址开始,低字节数据放在奇地址存储体中,而高字节数据存放在偶地址存储体中 ▼ CPU需要发送两个地址,并连续地执行二个总线读/写周期,才能分两次完成对该字的读/?? ▼第一次读写奇地址体上数据,发送该字数据的地址(A0一定为1),并令信号BHE=0,通过高位数据线读写低字节数据;偶地址体上的8位数据被忽略 ▼第二次读写偶地址体上数据,再发送一个偶地址(A0=0),并令信号BHE=1,通过低位数据线读写高字节数据;8086存储器的分体结构;存储器的分段和物理地址的形成;存储器的逻辑分段;比喻;存储器的逻辑分段原则;存储器分段图示;存储器分段例;段首地址、段基地址和偏移地址;地址存储与寄存器;存储器地址的两种表示方式;物理地址=段基地址×10H+偏移地址;例: 假设 ( DS)=3200H 若指令中给出的偏移地址: 1050H;例;第3主题问题 8086/8088的I/O组织;端口地址;接口与端口;8086/8088的I/O组织;接口与端口问题示意; 第4主题问题 8086/8088的工作模式和引脚功能;认识8086/8088CPU;8086/8088CPU芯片的40个引脚;区分引脚上传送的数据信号;区分8086/6088的不同;区分8086/6088;区分不同工作模式下的引脚;区分信号传送的方式及特征;区分单一引脚信号和组合信号;8086公共引脚介绍;8086公共引脚介绍;CPU的最小模式(单处理器模式);IO/M :存储器与IO控制信号,高电平时表示CPU与存储器进行数据交换;低电平时表示CPU与I/O进行数据交换; (8088则与之相反) WR:写操作选通信号,低有效,表示CPU正进行存储器写或I/O写 INTA: 中断响应信号,低电平有效,表示CPU将响应 ALE: 地址锁存允许信号,高电平有效,有效时将地址信号锁存到地址锁存器中 ,实现“地址/数据”的复用 ; HOLD:为总线保持请求信号,表示系统中其他总线控制部件(如DMA)向CPU发出的请求占用总线的申请信号 HLDA:为总线保持响应信号,表示对总线使用权请求信号的响应信号 DT/R:为数据发送/接收信号,控制数据的传送方向;高电平为数据发送方向传送;低电平为数据接收方向传送 DEN:为数据传送允许信号,表示CPU

文档评论(0)

feixiang2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档