- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PCB问答百例二
PCB问答百例二
PCB问答百例二2010-09-03 17:1921、电路板应从那几个方面着手?就数字电路而言,首先先依序确定三件事情:确认所有电源值的大小均达到设计所需。有些多重电源的系统可能会要求某些电源之间起来的顺序与快慢有某种规范。确认所有时钟信号频率都工作正常且信号边缘上没有非单调的问题。确认信号是否达到规范要求。这些都正常的话,芯片应该要发出第一个周期的信号。接下来依照系统运作原理与来。、在电路板尺寸固定的情况下,如果设计中需要容纳更多的功能,就往往需要提高的走线密度,但是这样有可能导致走线的相互干扰增强,同时走线过细也使阻抗无法降低,请专家介绍在高速()高密度设计中的技巧在设计高速高密度时,串扰确实是要特别注意的,因为它对时序与信号完整性有很大的影响。以下提供几个注意的地方:控制走线特性阻抗的连续与匹配。走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距。不同芯片信号的结果可能不同。选择适当的端接方式。避免上下相邻两层的走线方向相同,甚至有走线正好上下重迭在一起,因为这种串扰比同层相邻走线的情形还大。利用盲埋孔来增加走线面积。但是板的制作成本会增加。在实际执行时确实很难达到完全平行与等长,不过还是要尽量做到。除此以外,可以预留差分端接和共模端接,以缓和对时序与信号完整性的影响。、模拟电源处的滤波经常是用电路。但是为什么有时比滤波效果差?与滤波效果的比较必须考虑所要滤掉的频带与电感值的选择是否恰当。因为电感的感抗大小与电感值和频率有关。如果电源的噪声频率较低,而电感值又不够大,这时滤波效果可能不如。但是,使用滤波要付出的代价是电阻本身会耗能,效率较差,且要注意所选电阻能承受的功率。、滤波时选用电感,电容值的方法是什么?电感值的选用除了考虑所想滤掉的噪声频率外,还要考虑瞬时电流的反应能力。如果的输出端会有机会需要瞬间输出大电流,则电感值太大会阻碍此大电流流经此电感的速度,增加纹波噪声。电容值则和所能容忍的纹波噪声规范值的大小有关。纹波噪声值要求越小,电容值会较大。而电容的也会有影响。另外,如果这是放在开关式电源的输出端时,还要注意此所产生的极点零点对负反馈控制回路稳定度的影响。、如何尽可能的达到要求,又不致造成太大的成本压力?板上会因而增加的成本通常是因增加地层数目以增强屏蔽效应及增加了、等抑制高频谐波器件的缘故。除此之外,通常还是需搭配其它机构上的屏蔽结构才能使整个系统通过的要求。以下仅就板的设计技巧提供几个降低电路产生的电磁辐射效应。、尽可能选用信号斜率较慢的器件,以降低信号所产生的高频成分。、注意高频器件摆放的位置,不要太靠近对外的连接器。、注意高速信号的阻抗匹配,走线层及其回流电流路径,以减少高频的反射与辐射。、在各器件的电源管脚放置足够与适当的去耦合电容以缓和电源层和地层上的噪声。特别注意电容的频率响应与温度的特性是否符合设计所需。、对外的连接器附近的地可与地层做适当分割,并将连接器的地就近接到。、可适当运用在一些特别高速的信号旁。但要注意对走线特性阻抗的影响。、电源层比地层内缩,为电源层与地层之间的距离。、当一块板中有多个数模功能块时,常规做法是要将数模地分开,原因何在?将数模地分开的原因是因为数字电路在高低电位切换时会在电源和地产生噪声,噪声的大小跟信号的速度及电流大小有关。如果地平面上不分割且由数字区域电路所产生的噪声较大而模拟区域的电路又非常接近,则即使数模信号不交叉,模拟的信号依然会被地噪声干扰。也就是说数模地不分割的方式只能在模拟电路区域距产生大噪声的数字电路区域较远时使用。、另一种作法是在确保数模分开布局,且数模信号走线相互不交叉的情况下,整个板地不做分割,数模地都连到这个地平面上。道理何在?数模信号走线不能交叉的要求是因为速度稍快的数字信号其返回电流路径会尽量沿着走线的下方附近的地流回数字信号的源头,若数模信号走线交叉,则返回电流所产生的噪声便会出现在模拟电路区域内。、在高速设计原理图设计时,如何考虑阻抗匹配问题?在设计高速电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系,例如是走在表面层或内层,与参考层电源层或地层的距离,走线宽度,材质等均会影响走线的特性阻抗值。也就是说要在布线后才能确定阻抗值。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续的布线情况,这时候在原理图上只能预留一些端接,如串联电阻等,来缓和走线阻抗不连续的效应。真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发生。、哪里能提供比较准确的模型库?模型的准确性直接影响到仿真的结果。基本上可看成是实际芯片等效电路的电气特性资料,一般可由模型转换而得亦可采用测量,但限制较多,而的资料与芯片制造有绝对的关系,所以
您可能关注的文档
最近下载
- 2025-2026学年河北省保定市定州中学高二(上)9月月考数学试卷(含解析).pdf VIP
- (高清版)B-T 41146-2021 绝缘液体取样方法.pdf VIP
- 青轻创谷+慢蔓怡园青龙片区城市更新设计方案.pdf
- 生成式人工智能基础 课件 第9章 AIGC促进文化创意.pptx
- 《航空发动机试车台设计标准+GB+50454-2020》详细解读.pdf
- 2025年辅警招聘考试简答题题库(含答案+解析).docx VIP
- 14营造法原(第十三章_做细清水砖作).doc VIP
- 河北省定州中学2025-2026学年高二上学期9月月考数学试卷(含解析).pdf VIP
- 一级烟草专卖管理师理论考试题库(含答案).pdf VIP
- 餐饮员工团队合作培养.pptx VIP
原创力文档


文档评论(0)