- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
关于AD7705地技术文档
北京光轮电子科技有限公司技术部
PAGE1 / NUMPAGES1
关于AD7705模块的技术文档
模块描述
1、简介:
D7705/7706 是应用于低频测量的 2/3 通道的模拟前端。该器件可以接受直接来自传感器的低电平的输入信号,然后产生串行的数字输出。利用Σ-?转换技术实现了 16 位无丢失代码性能。选定的输入信号被送到一个基于模拟调制器的增益可编程专用前端。片内数字滤波器处理调制器的输出信号。通过片内控制寄存器可调节滤波器的截止点和输出更新速率,从而对数字滤波器的第一个陷波进行编程。
2、产品性能参数及特点:
?AD7705: 2 个全差分输入通道的 ADC?AD7706: 3 个伪差分输入通道的 ADC16位无丢失代码0.003%非线性? 可编程增益前端增益: 1~128? 三线串行接口SPITM、 QSPITM、 MICROWIRETM和 DSP 兼容? 有对模拟输入缓冲的能力?2.7~3.3V或 4.75~5.25V工作电压? 3V电压时,最大功耗为 1mW? 等待电流的最大值为 8μA?16脚 DIP、 SOIC和 TSSOP封
3、产品应用场合:
? AD7705/7706 是用于智能系统、微控制器系统和基于 DSP 系统的理想产品。其串行接口可配置为三线接口。增益值、信号极性以及更新速率的选择可用串行输入口由软件来配置。该器件还包括自校准和系统校准选项,以消除器件本身或系统的增益和偏移误差。
二、模块原理图
三、引脚功能
四、校准
1、自校准
过向设置寄存器的MD1和MD0写入相应值( 0, 1) ,器件开始自校准。在单极性输入信号范围内,用来确定校准系数的零标度点是用差分输入对的输入端在器件内部短路(即,对于AD7705, AIN(+)=AIN(-)=内部偏置电压;对于AD7706, AIN=COMMON=内部偏置电压) 。增益可编程放大器( PGA)设置为用于零标度校准转换时选定的增益(由通信寄存器内的G1和G0位设置) 。满标度标准转换是在一个内部产生的VREF电压和选定增益的条件下完成的。校准持续时间是6×1/输出速率。它是由零标度和满标度校准的3×1/输出速率时间的总和。校准完成后, MD1和MD0自动返回初始值( 0, 0) ,这是校准过程结束的最早的提示。校准开始时,DRDY处于高电平,直到数据寄存器中有新的有效数据,DRDY才回到低电平,DRDY从高电平到低电平这个过程的持续时间是9×1/输出速率,其中,零标度校准时间、满标度校准时间和设置校准系数时间各为3×1/输出速率。所以,从时间上来说, MD1和MD0给出的校准完成提示要比DRDY位给出的提示早3×1/输出速率。如果DRDY在校准指令写入设置寄存器之前处于低电平,可能需要一个额外的调制周期的时间,—DRDY才能变为高电平,由此显示校准已经开始,因此,在最后一个字节写入设置寄存器之后,可以对DRDY不予理会。对于双极性输入范围的自校准,整个过程与上述过程相似,零标度和满标度点几乎与单极性输入的一样,但由AD7705/7706是配置成双极性输入工作的,输入点范围的缩短,实际上处于转换函数的中间区域 。
2、系统校准
通过系统校准, AD7705/7706可以对系统增益、偏移误差以及器件本身的内部误差进行补偿。系统校准执行和自校准一样的斜率系数计算,但用的电压值是系统对AIN输入端用于零和满标度校准的电压值。系统校准的全过程分两个步骤进行,首先是ZS系统校准,接着进行FS系统校准。对于一次整个系统校准,零标度点必须在校准一开始首先被送到转换器,并且,需保持稳定直到校准结束。3、ZS系统校准 系统的零标度电压值一经设定,通过向设置寄存器的MD1和MD0写入( 1, 0) ,就开始ZS系统校准。零标度系统校准在选定的增益下进行。零标度校准持续时间是3×1/输出速率。在校准过程中, MDO和MD1以及DRDY的变化情况和自校准中的变化情况相似。不过,从校准命令发出至DRDY变成低电平所需时间是4×1/输出速率4、FS系统校准 零标度点校准后,将满标度电压值施加给AIN端,然后向MD1和MD0分别写入( 1, 1) , FS系统校准就开始了。同样,在校准开始之前,必须设定满标度电压值,并且在整个校准过程中,使之保持稳定。校准过程中, MDO和MD1以及DRDY的变化过程同ZS系统校准过程。在单极性模式下,系统校准是在转换函数的两个端点之间完成;在双极性模式下,它是在中标度(零差分电压)和正的满标度之间完成。系统校准是分二步进行的,在全系统的校准序列已经完成之后,偏移和增益校准能自动执行,以调节系统零基准点或系统增益。校准系统偏移或增益两个参数中的任何一个,不会
原创力文档


文档评论(0)