- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种应用于SoC小面积LDO设计
一种应用于SoC的小面积LDO设计
摘 要:通过对LDO 降压转换器的原理分析,对其稳定性和频率响应进行深入的研究,通过电路的小信号模型分析,抽取传输函数,并运用极坐标法对运放的零极点进行了分析,利用调整运放内部器件参数的方法使零点与极点发生变化,从而在不采用电容进行外部补偿的前提下,减小了芯片面积,提高了系统稳定性,设计的相位裕度大于60°,单位增益频率为322 kHz,直流增益为60 dB左右,静态电流在50 μA左右的LDO降压转换器。这里针对特定SoC的低电压供电要求,从应用出发设计了不需要电容补偿的小面积LDO降压转换器。
关键词:LDO降压转换器;稳定性;传输函数;极点
中图分类号:TN432文献标识码:B
文章编号:1004-373X(2010)02-022-03
Design of LDO in SoC
CHEN Weiquan,LI Hui
(Dongguan Institute of Metrology and Quality Supervision Testing,Dongguan,523120,China)
Abstract:Accroding to analyze the operation rule of LDO regulator,a deep research for the stability and frequency response is made,through analying the micro_signal model of the circuit,abstracting the transmission function,using the polar_coordinates to analyse the pole and the zero of the operational amplifier,adjusting the paremeter of circuit devices to change the detail frequency of the pole and the zero,and a compensation method without capacitance to improve the stability of the system is obtained,a low dropout regulator is designed which has a phase margin more than 60°,the unity_gain frequency is 322 kHz,the DC gain is about 60 dB,the static current is about 50 μA.The low dropout regulator without capacitance compensation aimming at the low voltage requirement of SoC is designed.
Keywords:low dropout regulator;stability;transmission function;pole
0 引 言
随着集成电路规模的发展,电子设备的体积、重量和功耗越来越小,这对电源电路的集成化、小型化及电源管理性能提出了越来越高的要求。在降压变换器的设计中,稳定性是一个关键性指标[1_3]。在特定的SoC中为了降低芯片面积,一般局部电路用小尺寸工艺,因为应用于低电压数字电源系统,LDO需要驱动很大电流。在这种情况下只要设计恰当可以不使用电容补偿[4]达到好的稳定性,从而减小芯片面积。
1 LDO降压转换器原理分析和稳定性分析
LDO 降压转换器的电路框图如图1所示[5,6]。该电路内部主要包含4个模块:PMOS调整管Vpg (Pass Element)、电压基准源(Vref)、误差放大器(Error Amplifier,EA)、电阻反馈网络R??F(Feedback Network)。LDO降压转换器中,PMOS 调整管Vpg作为电压控制电流源(Voltage Control Current Source,VCCS),提供稳定输出电压V??o所需的负载电流I??o。输出电压V??o的反馈信号作为误差放大器(EA)的输入,与基准源Vref 进行比较,EA的输出驱动PMOS调整管。由此可见,LDO的稳定性即输出电压的稳定性,它是由负反馈网络决定的。
图1 LDO降压转换器电路框图
如图2所示为有负载时的系统模型,A为反馈点,从此处断开可以得到系统的开环增益为[7]:
V??FBV
您可能关注的文档
最近下载
- 秋季安全生产培训ppt.pptx VIP
- (完整word版)护理安全(不良)事件报告制度及工作流程.docx VIP
- 体育教学工作总结学情分析报告(共8).docx VIP
- 内部审核工作程序.pdf VIP
- 怪物猎人3金手指素材代码.doc VIP
- 马工程-中国古代文学史(第二版)第三编上册魏晋南北朝文学PPT课件-50109.docx VIP
- 传统节日中秋节介绍英文版ppt课件.pptx VIP
- 销售合同管理excel表格系统 台账登记统计 到期提醒Excel表格模板 (9).xlsx VIP
- 刘毅5000词汇.doc VIP
- 《单相全桥逆变器死区效应分析及补偿方法》-毕业论文(设计).doc VIP
文档评论(0)