毕业设计论文正文 信号发生器.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计论文正文 信号发生器

陕西理工学院毕业设计 第 PAGE 1页 共 NUMPAGES 50页 引言 直接数字频率合成技术(direct digital synthesizer,DDS)是在20世纪7O年代提出的,利用数字可控振荡器技术,直接以数字信号控制产生高精度频率信号,频率分辨率可达0.1Hz,与传统的直接频率合成(Ds)、锁相环间接频率合成(PLL ),FNPLL合成和PSG单环路合成相比,具有频率切换时间极短、频率分辨率高、相位连续,相噪低,结构简单、体积小、成本低等优势。鉴于DDS技术有如此优越的条件,现在大多数设备、系统都采用了这种技术。当然,作为通信系统中必不可少的信号发生器也越来越多地容纳了该技术,以下主要介绍的是基于ADI公司生产的DDS芯片AD9833的信号发生器的设计方案。 AD9833是采用先进的DDS技术开发的高集成度DDS器件。其主要特性如下:外接主频时钟为25MHz;内含10位DAC;相位可编程;内部有5个可编程寄存器,其中包括3个16位控制寄存器,2个28位频率寄存器和2个12位相位寄存器;3线SPI接口;内置超高速模拟比较器;采用4.3V电源供电;工作电压范围为2.3V-5.5V。 控制芯片选择AT89C52,通过对AD9833编程实现正弦波,三角波,该输出的正弦波,三角波能达到MHZ以上,输出是波形失真率极低。用LCD和键盘作为良好的人机界面,用键盘输入要显示的频率,LCD显示频率的大小。将输出的正弦波经比较器电路来实现方波的输出,经实验发现输出的方波能达到100KHZ以上且输出的波形失真率小,波形纯真。 任意信号发生器是信号源的一种,它具有信号源所有的特点。我们传统都认为信号源主要给被测电路提供所需要的己知信号(各种波形),然后用其它仪表测量感兴趣的参数。可见信号源在电子实验和测试处理中,并不测量任何参数而是根据使用者的要求,仿真各种测试信号,提供给被测电路,以达至测试的需要。 信号源有很多种,包括正弦波信号源、函数发生器、脉冲发生器、扫描发生器、任意波形发生器、合成信号源等。一般来讲任意波形发生器,是一种特殊的信号源,综合具有其它信号源波形生成能力,因而适合各种仿真实验的需要。 频率合成f51是指由一个或多个频率稳定度和精确度缀高的参考信号源运过频率域的线性运算,产生具有同样稳定度和精确度的大量离散频率的过程。实现频率合成的电路叫频率合成器,频率合成器是现代电子系统的重要组成部分。在通信、雷达和导航等设备中,频率合成器既是发射机的激励信号源,又是接收机的本地振荡器。在电子对抗设备中,它可以作为干扰信号发生器:在测试设备中,可作为标准信号源,因此频率合成器被人们称为许多电子系统的“心脏”。 随着电子技术的不断发展,对频率合成器的要求越来越高,频率合成器的主要性能指标有: a、输出频率范围 频率范围是指频率合成器输出最低频率和输出最高频率之间的变化范围,它包含中心频率和带宽两个方面的含义。 b、频率稳定度 频率稳定度指在规定的时间间隔内,频率合成器输出频率偏离标定值的数值,它分长期、短期和瞬间稳定度三种。 由于DDS的自身特点决定了它存在以下两个比较明显的缺点:一是输出信号的杂散比较大,二是输出信号的带宽受到限制。DDS输出杂散比较大这是由于信号合成过程中的相位截断误差、D/A转换器的截断误差和D/A转换器的非线性造成的。随着技术的发展这些问题正在逐步得到解决。如通过增加波形ROM的长度减小相位截断误差,通过增加波形ROM的字长和D/A转换器的精度减小D/A量化误差。比较新的DDS芯片中普遍都采用了14bit的D/A转换器。 国内外学者在对DDS输出的频谱做了大量的分析以后,总结出了误差的频域分布规律建立了误差模型,在分析DDS频谱特性的基础上又提出了一些降低杂散功率的方法,可以通过采样的方法降低带内误差功率,可以用随机抖动法提高无杂散动态范围(在D/A转换器的低位上加干扰打破DDS输出的周期性,从而把周期性的杂散分量打散使之均匀化1。 为了迸一步提高DDS的输出频率,产生了很多DDS与其他技术结合的频率合成方法。如当输出信号是高频窄带信号的时候可以用混频滤波的方法扩展DDS的输出,也可以利用DDS的频谱特性来产生高频信号,如输出它较高的镜像频率。DDS和PLL相结合的方法也是一种有效的方法。这种方法兼顾了两者的优点,既有较高的频率分辨率,又有较高的频谱纯度。DDS和PLL相结合一般有两种实现方法:DDS激励PLL的锁相倍频方式和PLL内插DDS方式。 自80年代以来各国都在研制DDS产品,随着基础电路制造工艺的逐步提高,通过采用先进的工艺和低功耗的设计,DDS的工作速

文档评论(0)

2017meng + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档