- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于EDA的数字秒表的设计
PAGE
PAGE 12
课 程 实 习 报 告
实习名称:基于EDA的数字秒表的设计
学生姓名:
学 号:
专业班级:
指导教师:
完成时间: 201?年?月?日
评阅意见: 评阅教师
评阅意见:
评阅教师 日期
目 录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc 摘 要 PAGEREF _Toc \h I
HYPERLINK \l _Toc Abstract PAGEREF _Toc \h II
HYPERLINK \l _Toc 第一章 数字秒表方案设计 PAGEREF _Toc \h 1
HYPERLINK \l _Toc 1.1 绪论 PAGEREF _Toc \h 1
HYPERLINK \l _Toc 1.2 方案论证与选择 PAGEREF _Toc \h 1
HYPERLINK \l _Toc 1.3 数字秒表的性能 PAGEREF _Toc \h 1
HYPERLINK \l _Toc 1.4 数字秒表的具体设计方案 PAGEREF _Toc \h 1
HYPERLINK \l _Toc 第二章 数字秒表的电路设计 PAGEREF _Toc \h 2
HYPERLINK \l _Toc 2.1 计数模块 PAGEREF _Toc \h 2
HYPERLINK \l _Toc 2.2 记忆模块 PAGEREF _Toc \h 2
HYPERLINK \l _Toc 2.3 选择输出模块 PAGEREF _Toc \h 2
HYPERLINK \l _Toc 2.4 译码模块 PAGEREF _Toc \h 2
HYPERLINK \l _Toc 2.5 整体电路 PAGEREF _Toc \h 2
HYPERLINK \l _Toc 第三章 数字秒表的软件设计 PAGEREF _Toc \h 3
HYPERLINK \l _Toc 3.1 接口定义 PAGEREF _Toc \h 3
HYPERLINK \l _Toc 3.2 数字秒表的主程序 PAGEREF _Toc \h 3
HYPERLINK \l _Toc 3.3 计数模块子程序 PAGEREF _Toc \h 3
HYPERLINK \l _Toc 3.4 记忆模块子程序 PAGEREF _Toc \h 3
HYPERLINK \l _Toc 3.5 选择输出模块子程序 PAGEREF _Toc \h 3
HYPERLINK \l _Toc 第四章 数字秒表的仿真与实验 PAGEREF _Toc \h 4
HYPERLINK \l _Toc 4.1 quratus = 2 \* ROMAN II软件仿真 PAGEREF _Toc \h 4
HYPERLINK \l _Toc 4.2 EDA试验箱的硬件仿真 PAGEREF _Toc \h 4
HYPERLINK \l _Toc 总 结 PAGEREF _Toc \h 5
HYPERLINK \l _Toc 参考文献 PAGEREF _Toc \h 6
HYPERLINK \l _Toc 致 谢 PAGEREF _Toc \h 7
HYPERLINK \l _Toc 附录1 数字秒表电路图 PAGEREF _Toc \h 8
HYPERLINK \l _Toc 附录2 数字秒表明细表 PAGEREF _Toc \h 9
HYPERLINK \l _Toc 附录3 数字秒表程序源代码 PAGEREF _Toc \h 10
摘要
本设计利用基于VHDL的DEA设计工具,采用大规模可编程逻辑器件的FPGA,通过设计芯片来实现系统功能。用EDA技术设计数字系统,在每一层次上,都有描述、划分、综合、和验证四种类型的工作。把系统设计输入到EDA软件,可以用图形输入,硬件描述语言或者二者的混合输入。划分、综合、和验证采用EDA软件平台自动完成。其实是采用了模块化是设计思想,将整个设计化分为计数模块、记忆模块、选择输出模块和译码模块,首先将各个模块的功能通过硬件描述语言描述出来,用QUARTUSⅡ软件仿真波形验证其正确性。在此基础上将各个模块通过原件列化语句连接在一起,构成数字秒表电路
文档评论(0)