基于ISP技术软硬件设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于ISP技术软硬件设计

基于ISP技术软硬件设计   摘要:以ATMEL公司生产的AT89S5X系列芯片为例,简要介绍一种通过PC并口实现下载的在系统可编程方法,介绍AT89S51的串行编程的方法和部分协议,并且给出一个AT89S51芯片的ISP下载的软件与硬件应用实例。   关键词:ISP;动态链接库;ATMEL;并行接口      1 引言      近年来,随着FLASH型单片机的广泛应用,采用软件模拟加写片验证成为一种经济实用的实验方法,尤其是随着单片机技术的发展,很多单片机都具有了ISP 功能,只要一根下载线即可以编程,ISP(在系统可编程的简称)是最先由Lattice公司提出的一种技术,是通过同步串行方式实现对其可编程逻辑器件的重配置,Atmel公司推出的AT89S系列51单片机也符合ISP特性。      2.I SP(在系统可编程)技术与发展      2.1 ISP简介   ISP(In-System Programming)在系统可编程,指电路板上的空白器件可以编程写入最终用户代码, 而不需要从电路板上取下器件,已经编程的器件也可以用ISP方式擦除或再编程。ISP技术是未来发展方向。   2.2 ISP的工作原理   ISP的实现相对要简单一些,一般通用做法是内部的存储器可以由上位机的软件通过串口或并口来进行改写。对于单片机来讲可以通过SPI或其它的串行接口接收上位机传来的数据并写入存储器中。所以即使我们将芯片焊接在电路板上,只要留出和上位机接口的这个串口,就可以实现芯片内部存储器的改写,而无须再取下芯片。   2.3 ISP的优点   ISP技术的优势是不需要编程器就可以进行单片机的实验和开发,单片机芯片可以直接焊接到电路板上,调试结束即成成品,免去了调试时由于频繁地插入取出芯片对芯片和电路板带来的不便。      3 硬件设计      3.1 AT89S51芯片介绍   这里我们主要以ATMEL公司生产的AT89S51为例子来介绍电路中的软硬件设计。AT89S51是美国ATMEL公司成产的低功耗,高性能CMOS 8位单片机,片内含4k Bytes ISP(In-system programmable)的可反复擦写1000次的Flash只读程序存储器,器件采用ATMEL公司的高密度、非易失性存储技术生产,兼容标准8051指令系统及引脚。它集Flash程序存储器可在线编程(ISP)也可用传统方法进行编程及通用8位微处理器于单片芯片中。AT89S51提供以下标准功能:4K字节Flash闪速存储器,128字节内部RAM,32个I/O口线,看门狗(WDT),两个数据指针,两个16位定时/计数器,一个5向量两极中断结构,一个全双工串行通信口,片内振荡器及时钟电路。同时AT89S51可降至0Hz的静态逻辑操作,并支持两种软件可选的节电工作模式。空闲方式停止CPU的工作,单允许 RAM、定时/计数器、串口通信口及中断系统继续工作。掉电方式保存RAM中的内容,但振荡器停止工作并禁止其它所有部件工作直到下一个硬件复位。   3.2 AT89S51外围电路设计   3.2.1 Flash闪速存储器的串行编程   如图1,将AT89S51芯片的RST接Vcc,程序代码存储阵列可通过串行ISP接口进行编程,串口接口包含SCK线、MOSI(输入)和MISO(输出)线。将RST拉高后,在其它操作前发出编程使能指令,编程前将芯片擦除。外部系统时钟信号需接至XTAL1端或在XTAL1和XTAL2接上晶体振荡器。最高的串行时钟(SCK)不超过1/16晶体时钟,当晶体为33MHz时,最大SCK频率为2MHz。   对AT89S51的串行编程次序方法:   上电次序:将电源加在Vcc和GND引脚,RST置为“H“,如果XTAL1和XTAL2接上晶体或者在XTAL1接上3-33MHz的时钟频率,等候10ms。将编程使能指令发送到MOSI(Pin1.5),编程时钟接至SCK(Pin1.7),此频率需小于晶体时钟频率的1/16。代码阵列的编程可选字节模式或页模式。写周期是自身定时的,一般不大于0.5ms(5V电压时)。任意代码单元均可MISO(Pin1.6)和读指令选择相应的地址回读数据进行校验。编程结束应将RST置为“L”以结束操作。   3.2.2 串行编程和校验波形   对AT89S51的ISP编程使用SPI同步串行接口协议如图2。      3.3下载线电路设计   下载电缆则是使用计算机并口进行下载。使用74HC373做线路驱动,由计算机的并行端口引出I/O作为TCK、TDI、TDO、TMS等信号线。 计算机的并行端口工作在SPP模式下,对它的控制是通过数据输出端口、控制输出端口、状态输入端口来实现

文档评论(0)

317960162 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档