针对复杂嵌入式应用创新处理器实现方法.docVIP

针对复杂嵌入式应用创新处理器实现方法.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
针对复杂嵌入式应用创新处理器实现方法

针对复杂嵌入式应用创新处理器实现方法   随着流媒体、宽带网络以及各种高速接口的广泛应用,消费类电子产品开始向三重播放(Triple Play)甚至四重播放(Quab Play)的领域演进。对嵌入式处理器的要求也变得越来越高,一方面要处理大量的人机交互、外设控制等任务,另一方面还要对不同接口的声音、视频、图像等数据进行数字信号处理,与此同时,嵌入式系统还要应对功耗更低,体积更小的挑战。   传统的应对方法是不断研发更宽数据流、更快频率的处理器,数据宽已经由最初的4位、8位、发展到现在的16位、32位,频率也由最初的MHz级到发展到现在的GHz级,相应的存储器容量、速度也在不断增加。但是继续沿着高带宽、高主频的摩尔定律方向发展,工艺上的受限已经初显端倪,更加难以应对低功耗、小体积的需求。众多厂商也意识到,对于新的应用而言,速度已经不再是唯一因素,提升性能才是更好的选择。      同一化多核处理器结构   单芯片的多核解决方案是个好的尝试,也是现在的嵌入式应用的热点之一。InterllaSys公司SEAforth系统芯片是从自已的可扩展嵌入式阵列Scalable Embedded Array(SEA)平台发展而来的,与将通用处理器和若干DSP核嵌入单芯片的方法不同,该平台使用了相同的处理器核,每个核既具有通用处理器的功能,同时内部集成高速乘法器,经过妥善设计,就可以把复杂的计算任务分配给各个处理器核共同进行。   工作时,可以简单地指定各个处理器核完成需要执行的不同任务。比如,在三重播放应用中,可以让1个处理器核去管理外接存储器,让8个处理器核负责FFT变换,完成多媒体算法,再用几个处理器核带动应用系统中的各种I/O子系统。这样,每个处理器都会专心运行自己的任务,避免了执行不同任务时任务切换之间的开销,单个处理器在执行流媒体解码过程中,也不会出现由于处理器等待别的外设而造成的图像抖动不畅等现象,同时,我们可以根据具体的应用选择具有不同数量内核的处理器,极大地增强了设计和选择的灵活性。目前在这一体系下,已经有40核的处理器解决方案。      本地化RAM/ROM存储器和时钟发生器      当设计中使用了多个处理器时,存储器存取的问题就出来了。大多数多核芯片设计把几个处理器核和一个共用存储器放在一起。这样做简化了设计,因为每一个核只是处理器本身,问题转到多个处理器核如何共同使用一个存储器,以及存储器存取的仲裁,这是一个难题。通常用到某种仲裁网络或者交叉点切换开关,在只有3个到4个处理器核时,这个方法是可行的。但是,在芯片上需要几十个处理器核时,共用存储器的问题变得很复杂,令人望而却步。此外,由于越来越多处理器核需要对存储器进行存取,共用存储器的效率变得越来越低,很快就成为致命的瓶颈,把多核结构在处理方面的优点都淹没了。   SEAforth多核处理器使用了本地化存储器设计,即为每个处理器核设计了自己的RAM/ROM存储器。这有两个好处,一方面避免了存储器仲裁,也不需要交叉切换开关;另一方面可以分配给每个处理器核所需要的存储容量。分析典型算法的源代码,需要的存储器容量有两种,一种是1000字节或者少一些,一种是容量很大,几兆字节,甚至几百兆字节。大多数应用属于前者,后者则在少数应用中需要,实现上也不切实际。所以SEAforth多核处理器为每一个处理器核都用小一些的本地存储器,1000字节的数量级,用于存放程序源代码和数据,ROM中固化每个处理器核的BIOS,再用一个大得多的外接存储器,作为缓冲存储器满足多媒体的需要。   与采用公共外部时钟的方式不同,SEAforth多核处理器为每个核内建一个时钟――个简单的环形振荡器。它的速度和硅半导体的速度一样快,只有在该处理器核工作时,它的时钟才工作。这种设计方式为下面介绍的核间通讯提供了可能,同时,任一时刻由于只有部分处理器核在工作也大大降低了功耗。SEAforth多核处理器有很低的功耗水平,每个处理器以1GHz的频率运行,而40核的整体功耗为250mW。      高效的处理器核间通讯      SEAforth多核处理器允许计篑量很大的算法由几个核协作完成这时,不同核间需要大量的交换数据,通讯方式的优劣影响整个系缚的性能。   完成一项复杂的任务时,传统的做法是由操作系统自行指定参与的核,离的很远的核间通讯需要处理采内有大量的通讯电路,往往设计复杂,效率偏低。在SEAfotth多核处理器应用中,由工程师自己指定完成特定任务的处理器核,这需要工程师了解哪些任务需要交换更多的数据,然后指定相邻的核完成这项任务。对于要求大量访问核外存储器的任务,同样可以指定距离最近的核去完成。   SEAforth多核处理器相邻的核间通讯通过共用寄存器传输。   通过

文档评论(0)

317960162 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档