数字电压表的Verilog程序.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电压表的Verilog程序.doc

//********************************************************* //** TLC549控制程序 //********************************************************* module TLC549(clk,reset,sdata,cs,adc_clk,data_out); input clk,reset,sdata; output cs,adc_clk; output [7:0]data_out; reg cs; reg [7:0]data_out; reg [7:0]data_out_r; reg [7:0]count_clk; reg adc_clk_r; reg clk_r; reg mark; //标识八位数据 reg flag ; //标识八位数据接收完 reg [3:0]cnt;//标识八位数的个数 parameter s0=0,s1=1,s2=2; reg [2:0]c_st; reg[5:0] temp; //1.4us 的计数 assign adc_clk=adc_clk_r; //assign adc_clk_r=~clk_r; always@(posedge clk) begin if (count_clk119) count_clk=count_clk+1; else begin count_clk=0;clk_r=~clk_r;end end always@(posedge clk) begin adc_clk_r=~clk_r; end always@(posedge clk_r or negedge reset) begin if (!reset) c_st=s0; else case (c_st) s0:begin cs=1;mark=0; if (temp==3) begin c_st=s1;temp=0;end else begin temp=temp+1;c_st=s0;end end s1:begin cs=0;mark=1; c_st=s2; end s2:begin cs=0;mark=1; if(flag==1)c_st=s0;else c_st=s2; end default:c_st=s0; endcase end always@(posedge adc_clk_r) begin if(mark==1) begin if(flag==1) data_out=data_out_r; else begin data_out_r={data_out_r[6:0],sdata};end end end always@(posedge adc_clk_r) begin if(mark==1) begin if(cnt==8) begin cnt=0;flag=1;end else begin cnt=cnt+1;flag=0;end end end endmodule //********************************************************* //** 10进制加法器 //********************************************************* module cnt10(V1,V2,q,c_in,c_out); input[3:0]V1,V2; input c_in; output [3:0]q; output c_out; reg [3:0]q; reg a,b; reg c_out; always@(V1,V2) begin if((V1[3:0]+V2[3:0]9)||((V1[3:0]=8)(V2[3:0]=8))||((V1[3:0]=9)(V2[3:0]=7))||((V1[3:0]=7)(V2[3:0]=9))) a=1; else a=0; if(V1[3:0]+V2[3:0]==9) b=1; else b=0; end always@(V1,V2,c_in,a) begin if(a==1c_in==1b==0) q[3:0]=V1[3:0]+V2[3:0]+7; else if(a==1c_in==0b==0) q[3:0]=V1[3:0]+V2[3:

文档评论(0)

kanghao1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档