嵌入式系统原理与开发 ch7 基于s3c44b0x硬件系统开发.pptx

嵌入式系统原理与开发 ch7 基于s3c44b0x硬件系统开发.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
嵌入式系统原理与开发 ch7 基于s3c44b0x硬件系统开发

嵌入式系统原理与开发V1.0基于S3C44B0X硬件系统开发本课程的主要内容主要内容7.1 S3C44B0X硬件开发概述7.2 S3C44B0X的硬件特性7.3 核心板的设计7.4 电源板的设计7.5 UART接口的设计7.6 USB接口的设计7.7 NET接口的设计7.8 矩阵键盘和数码管显示接口的设计7.9 LCD接口的设计7.10 CF卡/ATA接口的设计7.11 PCB板图基于S3C44B0X硬件系统开发一个嵌入式系统包括硬件和软件:硬件是基础、软件是灵魂。嵌入式系统硬件和嵌入式系统软件是嵌入式系统研发的两大分支。在掌握S3C44B0X的基础上,需要进一步研究嵌入式系统的外围接口,最终能够应用S3C44B0X设计出一个嵌入式应用系统。自己独立完成一款基于S3C44B0X的开发板。7.1 S3C44B0X硬件开发概述7.1 S3C44B0X硬件开发概述一个嵌入式系统硬件至少要包括一个处理器以处理器为核心扩展所需的各种功能接口:LCD与触摸屏接口以太网接口USB接口键盘接口ADC接口UART接口IIC接口IIS接口等。7.1 S3C44B0X硬件开发概述7.1.1 S3C44B0X开发板的结构待设计的基于S3C44B0X的开发板主要包括:核心板:S3C44B0X+NorFlash+SDRAM,晶振电路、复位电路键盘与数码管接口LCD接口以太网接口USB接口串行口JTAG调试接口电源管理电路等。其基本组成框图如图7. 1所示。7.1 S3C44B0X硬件开发概述LCDS3C44B0XLEDSDRAMEthernetFLASHUSB晶振UART复位电路JTAGKBD电源图7.1 :开发板的结构框图7.1.1 S3C44B0X开发板的结构待设计的开发板的基本组成框图如图7. 1所示。7.1 S3C44B0X硬件开发概述7.1.1 S3C44B0X开发板的结构待设计的开发板的选件。核心板:SDRAM-HY57V561620;FLASH-SST39VF160;晶振采用6MHz。键盘与数码管控制器:外扩ZLG7290、按键、数码管等。LCD控制器:内含。LCD可用LQ057Q3DC01。Ethernet控制器:外扩RTL8019、RJ45选HR901103A。USB控制器:外扩控制器PDIUSBD12、接插件等组成。UART控制器:内含。外扩TTL电平到EIA电平转换器MAX3232、接插件等组成。JTAG调试接口:内含,由信号转换电路74LS244等组成。电源:5.0V、3.3V、2.5V的电压。采用DC-DC模块AMS1117-5、AMS1117-33、AMS1117-25实现电源变换。复位信号:低电平有效的,因此选用复位电路IMP811。7.1 S3C44B0X硬件开发概述7.1.2硬件设计技术在数字系统的硬件设计中,主要包括总线互联、缓冲保护、总线驱动等。1.逻辑电平简介在硬件系统的设计过程中,器件的电平匹配、驱动能力等都需要精细设计。特别是具有不同工作电压的器件之间连接时,必须进行电平匹配设计。因此,需要了解常用电平的特性,掌握常用电平的判断与匹配方法,才能达到正确设计接口电路,保证电路设计的正确性。常见的逻辑电平的种类有:TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVDS、GTL、BTL、ETL、GTLP;RS232、RS422、RS485等多种。7.1 S3C44B0X硬件开发概述7.1.2硬件设计技术1.逻辑电平简介(1)逻辑电平逻辑电平参数主要包括电平参数和电流参数,如表7. 1所示。表7. 1:常用逻辑电平的参数输入高电平Vih保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入电平为高电平。输入低电平Vil保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。输出高电平Voh保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此Voh。输出低电平Vol保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol。阈值电平Vt数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。高电平输出电流Ioh逻辑门输出为高电平时的负载电流(为拉电流)。低电平输出电流Iol逻辑门输出为低电平时的负载电流(为灌电流)。高电平输入电流Iih逻辑门输入为高电平时的电流(为灌电流)。低电平输入电流Iil逻辑门输入为低电平时的电流(为拉电流)。7.1 S3C44B0X硬件开发概述7.1.2硬件设计技术1.逻辑电平简介(1)逻辑电平阈值电平是一个界于Vil、Vih之间的电压值;CMOS电路的阈值电平,基本上是二分之一的电源电压;TTL电路的阈值电平,基本上是1.5

文档评论(0)

peili2018 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档